You can not select more than 25 topics
Topics must start with a letter or number, can include dashes ('-') and can be up to 35 characters long.
22871 lines
947 KiB
22871 lines
947 KiB
/// @file xed3-chain-capture-lu.h
|
|
|
|
// This file was automatically generated.
|
|
// Do not edit this file.
|
|
|
|
#if !defined(XED3_CHAIN_CAPTURE_LU_H)
|
|
# define XED3_CHAIN_CAPTURE_LU_H
|
|
/*BEGIN_LEGAL
|
|
|
|
Copyright (c) 2021 Intel Corporation
|
|
|
|
Licensed under the Apache License, Version 2.0 (the "License");
|
|
you may not use this file except in compliance with the License.
|
|
You may obtain a copy of the License at
|
|
|
|
http://www.apache.org/licenses/LICENSE-2.0
|
|
|
|
Unless required by applicable law or agreed to in writing, software
|
|
distributed under the License is distributed on an "AS IS" BASIS,
|
|
WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
|
|
See the License for the specific language governing permissions and
|
|
limitations under the License.
|
|
|
|
END_LEGAL */
|
|
#include "xed-internal-header.h"
|
|
#include "xed3-chain-capture.h"
|
|
typedef xed_error_enum_t(*xed3_chain_function_t)(xed_decoded_inst_t*);
|
|
static xed3_chain_function_t xed3_chain_fptr_lu[7614] = {
|
|
/*NO PATTERN*/ (xed3_chain_function_t)0,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=1*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=2*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=3*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=4*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=5*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=6*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=7*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=8*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=9*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=10*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=11*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=12*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=13*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=14*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=15*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=16*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=17*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=18*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=19*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=20*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=21*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=22*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=23*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=24*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=25*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=26*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=27*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=28*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=29*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD8 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=30*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDC MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=31*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD8 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=32*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDC MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=33*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=34*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=35*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=36*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=37*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=38*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=39*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=40*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=41*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=42*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=43*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=44*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=45*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=46*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=47*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode16 no66_prefix MODRM()
|
|
inum=48*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode32 66_prefix MODRM()
|
|
inum=49*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 norexw_prefix 66_prefix MODRM()
|
|
inum=50*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode16 66_prefix MODRM()
|
|
inum=51*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode32 no66_prefix MODRM()
|
|
inum=52*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=53*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 norexw_prefix no66_prefix MODRM()
|
|
inum=54*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=55*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode16 no66_prefix MODRM()
|
|
inum=56*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode32 66_prefix MODRM()
|
|
inum=57*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 norexw_prefix 66_prefix MODRM()
|
|
inum=58*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode16 66_prefix MODRM()
|
|
inum=59*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode32 no66_prefix MODRM()
|
|
inum=60*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=61*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 norexw_prefix no66_prefix MODRM()
|
|
inum=62*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=63*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=64*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=65*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=66*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b010] RM[0b000]
|
|
inum=67*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b100] RM[0b000]
|
|
inum=68*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b100] RM[0b001]
|
|
inum=69*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b100] RM[0b100]
|
|
inum=70*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b100] RM[0b101]
|
|
inum=71*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b000]
|
|
inum=72*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b001]
|
|
inum=73*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b010]
|
|
inum=74*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b011]
|
|
inum=75*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b100]
|
|
inum=76*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b101]
|
|
inum=77*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b101] RM[0b110]
|
|
inum=78*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b000]
|
|
inum=79*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b001]
|
|
inum=80*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b010]
|
|
inum=81*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b011]
|
|
inum=82*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b100]
|
|
inum=83*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b101]
|
|
inum=84*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b110]
|
|
inum=85*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b110] RM[0b111]
|
|
inum=86*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b000]
|
|
inum=87*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b001]
|
|
inum=88*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b010]
|
|
inum=89*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b011]
|
|
inum=90*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b100]
|
|
inum=91*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b101]
|
|
inum=92*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b110]
|
|
inum=93*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD9 MOD[0b11] MOD=3 REG[0b111] RM[0b111]
|
|
inum=94*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=95*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=96*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=97*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=98*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=99*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=100*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=101*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=102*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=103*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=104*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=105*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=106*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=107*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=108*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=109*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDE MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=110*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDA MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=111*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDA MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=112*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDA MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=113*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDA MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=114*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDA MOD[0b11] MOD=3 REG[0b101] RM[0b001]
|
|
inum=115*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=116*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=117*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=118*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=119*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=120*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=121*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=122*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=123*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDB MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=124*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=125*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=126*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=127*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=128*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=129*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=130*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b100] RM[0b010]
|
|
inum=131*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b100] RM[0b011]
|
|
inum=132*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b100] RM[0b100]
|
|
inum=133*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b100] RM[0b000]
|
|
inum=134*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b100] RM[0b001]
|
|
inum=135*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=136*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDB MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=137*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode16 no66_prefix MODRM()
|
|
inum=138*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode32 66_prefix MODRM()
|
|
inum=139*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 norexw_prefix 66_prefix MODRM()
|
|
inum=140*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode16 66_prefix MODRM()
|
|
inum=141*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode32 no66_prefix MODRM()
|
|
inum=142*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=143*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b100] RM[nnn] mode64 norexw_prefix no66_prefix MODRM()
|
|
inum=144*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode16 no66_prefix MODRM()
|
|
inum=145*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode32 66_prefix MODRM()
|
|
inum=146*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 norexw_prefix 66_prefix MODRM()
|
|
inum=147*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode16 66_prefix MODRM()
|
|
inum=148*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode32 no66_prefix MODRM()
|
|
inum=149*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=150*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b110] RM[nnn] mode64 norexw_prefix no66_prefix MODRM()
|
|
inum=151*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDD MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=152*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b100] RM[0b000]
|
|
inum=153*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=154*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=155*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDD MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=156*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=157*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=158*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b011] RM[0b001]
|
|
inum=159*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=160*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=161*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=162*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDE MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=163*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=164*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=165*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=166*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=167*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xDF MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=168*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=169*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=170*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b000] RM[nnn] not64 MODRM() SIMM8() lock_prefix
|
|
inum=171*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=172*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x00 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=173*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x01 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=174*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=175*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMM8()
|
|
inum=176*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=177*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMMz()
|
|
inum=178*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b000] RM[nnn] not64 MODRM() SIMM8() nolock_prefix
|
|
inum=179*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b000] RM[nnn] not64 SIMM8()
|
|
inum=180*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=181*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMM8()
|
|
inum=182*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x00 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=183*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x00 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=184*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x01 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=185*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x01 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=186*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x02 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=187*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x02 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=188*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x03 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=189*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x03 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=190*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x04 SIMM8()
|
|
inum=191*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x05 SIMMz()
|
|
inum=192*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=193*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=194*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b001] RM[nnn] not64 MODRM() SIMM8() lock_prefix
|
|
inum=195*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=196*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x08 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=197*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x09 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=198*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=199*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b001] RM[nnn] SIMM8()
|
|
inum=200*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=201*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b001] RM[nnn] SIMMz()
|
|
inum=202*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b001] RM[nnn] not64 MODRM() SIMM8() nolock_prefix
|
|
inum=203*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b001] RM[nnn] not64 SIMM8()
|
|
inum=204*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=205*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b001] RM[nnn] SIMM8()
|
|
inum=206*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x08 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=207*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x08 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=208*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x09 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=209*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x09 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=210*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=211*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=212*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=213*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=214*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0C UIMM8()
|
|
inum=215*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0D SIMMz()
|
|
inum=216*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=217*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=218*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b010] RM[nnn] not64 MODRM() SIMM8() lock_prefix
|
|
inum=219*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=220*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x10 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=221*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x11 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=222*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=223*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b010] RM[nnn] SIMM8()
|
|
inum=224*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=225*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b010] RM[nnn] SIMMz()
|
|
inum=226*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b010] RM[nnn] not64 MODRM() SIMM8() nolock_prefix
|
|
inum=227*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b010] RM[nnn] not64 SIMM8()
|
|
inum=228*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=229*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b010] RM[nnn] SIMM8()
|
|
inum=230*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x10 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=231*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x10 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=232*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x11 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=233*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x11 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=234*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x12 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=235*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x12 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=236*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x13 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=237*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x13 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=238*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x14 SIMM8()
|
|
inum=239*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x15 SIMMz()
|
|
inum=240*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=241*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=242*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b011] RM[nnn] not64 MODRM() SIMM8() lock_prefix
|
|
inum=243*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=244*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x18 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=245*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x19 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=246*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=247*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b011] RM[nnn] SIMM8()
|
|
inum=248*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=249*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b011] RM[nnn] SIMMz()
|
|
inum=250*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b011] RM[nnn] not64 MODRM() SIMM8() nolock_prefix
|
|
inum=251*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b011] RM[nnn] not64 SIMM8()
|
|
inum=252*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=253*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b011] RM[nnn] SIMM8()
|
|
inum=254*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x18 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=255*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x18 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=256*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x19 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=257*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x19 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=258*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x1A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=259*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x1A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=260*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x1B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=261*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x1B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=262*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x1C SIMM8()
|
|
inum=263*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x1D SIMMz()
|
|
inum=264*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() UIMM8() lock_prefix
|
|
inum=265*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=266*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b100] RM[nnn] not64 MODRM() UIMM8() lock_prefix
|
|
inum=267*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=268*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x20 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=269*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x21 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=270*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() UIMM8() nolock_prefix
|
|
inum=271*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=272*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=273*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b100] RM[nnn] SIMMz()
|
|
inum=274*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b100] RM[nnn] not64 MODRM() UIMM8() nolock_prefix
|
|
inum=275*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b100] RM[nnn] not64 UIMM8()
|
|
inum=276*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=277*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b100] RM[nnn] SIMM8()
|
|
inum=278*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x20 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=279*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x20 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=280*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x21 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=281*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x21 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=282*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x22 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=283*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x22 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=284*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x23 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=285*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x23 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=286*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x24 SIMM8()
|
|
inum=287*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x25 SIMMz()
|
|
inum=288*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=289*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=290*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b101] RM[nnn] not64 MODRM() SIMM8() lock_prefix
|
|
inum=291*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=292*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x28 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=293*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x29 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=294*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=295*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b101] RM[nnn] SIMM8()
|
|
inum=296*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=297*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b101] RM[nnn] SIMMz()
|
|
inum=298*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b101] RM[nnn] not64 MODRM() SIMM8() nolock_prefix
|
|
inum=299*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b101] RM[nnn] not64 SIMM8()
|
|
inum=300*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=301*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b101] RM[nnn] SIMM8()
|
|
inum=302*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x28 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=303*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x28 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=304*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x29 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=305*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x29 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=306*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x2A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=307*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x2A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=308*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x2B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=309*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x2B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=310*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x2C SIMM8()
|
|
inum=311*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x2D SIMMz()
|
|
inum=312*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8() lock_prefix
|
|
inum=313*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() SIMMz() lock_prefix
|
|
inum=314*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b110] RM[nnn] not64 MODRM() UIMM8() lock_prefix
|
|
inum=315*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() SIMM8() lock_prefix
|
|
inum=316*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x30 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=317*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x31 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=318*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8() nolock_prefix
|
|
inum=319*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=320*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() SIMMz() nolock_prefix
|
|
inum=321*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b110] RM[nnn] SIMMz()
|
|
inum=322*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b110] RM[nnn] not64 MODRM() UIMM8() nolock_prefix
|
|
inum=323*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b110] RM[nnn] not64 UIMM8()
|
|
inum=324*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() SIMM8() nolock_prefix
|
|
inum=325*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b110] RM[nnn] SIMM8()
|
|
inum=326*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x30 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=327*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x30 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=328*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x31 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=329*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x31 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=330*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x32 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=331*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x32 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=332*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x33 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=333*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x33 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=334*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x34 UIMM8()
|
|
inum=335*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x35 SIMMz()
|
|
inum=336*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x80 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() SIMM8()
|
|
inum=337*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x80 MOD[0b11] MOD=3 REG[0b111] RM[nnn] SIMM8()
|
|
inum=338*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x81 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() SIMMz()
|
|
inum=339*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x81 MOD[0b11] MOD=3 REG[0b111] RM[nnn] SIMMz()
|
|
inum=340*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x82 MOD[mm] MOD!=3 REG[0b111] RM[nnn] not64 MODRM() SIMM8()
|
|
inum=341*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x82 MOD[0b11] MOD=3 REG[0b111] RM[nnn] not64 SIMM8()
|
|
inum=342*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x83 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() SIMM8()
|
|
inum=343*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x83 MOD[0b11] MOD=3 REG[0b111] RM[nnn] SIMM8()
|
|
inum=344*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=345*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=346*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x39 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=347*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x39 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=348*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=349*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x3A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=350*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x3B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=351*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x3B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=352*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x3C SIMM8()
|
|
inum=353*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x3D SIMMz()
|
|
inum=354*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x8F MOD[mm] MOD!=3 REG[0b000] RM[nnn] DF64() MODRM()
|
|
inum=355*/ xed3_capture_chain_DF64_MODRM,
|
|
/*
|
|
0x8F MOD[0b11] MOD=3 REG[0b000] RM[nnn] DF64()
|
|
inum=356*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x07 not64
|
|
inum=357*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x17 not64
|
|
inum=358*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x1F not64
|
|
inum=359*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b0101_1 SRM[rrr] DF64()
|
|
inum=360*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x0F 0xA1 DF64()
|
|
inum=361*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x0F 0xA9 DF64()
|
|
inum=362*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() UIMM8()
|
|
inum=363*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b000] RM[nnn] UIMM8()
|
|
inum=364*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() UIMM8()
|
|
inum=365*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b000] RM[nnn] UIMM8()
|
|
inum=366*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() ONE()
|
|
inum=367*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b000] RM[nnn] ONE()
|
|
inum=368*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() ONE()
|
|
inum=369*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b000] RM[nnn] ONE()
|
|
inum=370*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=371*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=372*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=373*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=374*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() UIMM8()
|
|
inum=375*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b001] RM[nnn] UIMM8()
|
|
inum=376*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b001] RM[nnn] UIMM8()
|
|
inum=377*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() UIMM8()
|
|
inum=378*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() ONE()
|
|
inum=379*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b001] RM[nnn] ONE()
|
|
inum=380*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() ONE()
|
|
inum=381*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b001] RM[nnn] ONE()
|
|
inum=382*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=383*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=384*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=385*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=386*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() UIMM8()
|
|
inum=387*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=388*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() UIMM8()
|
|
inum=389*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=390*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() ONE()
|
|
inum=391*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b010] RM[nnn] ONE()
|
|
inum=392*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() ONE()
|
|
inum=393*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b010] RM[nnn] ONE()
|
|
inum=394*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=395*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=396*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=397*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=398*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() UIMM8()
|
|
inum=399*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b011] RM[nnn] UIMM8()
|
|
inum=400*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() UIMM8()
|
|
inum=401*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b011] RM[nnn] UIMM8()
|
|
inum=402*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() ONE()
|
|
inum=403*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b011] RM[nnn] ONE()
|
|
inum=404*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() ONE()
|
|
inum=405*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b011] RM[nnn] ONE()
|
|
inum=406*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=407*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=408*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=409*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=410*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() UIMM8()
|
|
inum=411*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=412*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8()
|
|
inum=413*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=414*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() UIMM8()
|
|
inum=415*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=416*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8()
|
|
inum=417*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=418*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() ONE()
|
|
inum=419*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b100] RM[nnn] ONE()
|
|
inum=420*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() ONE()
|
|
inum=421*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b110] RM[nnn] ONE()
|
|
inum=422*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() ONE()
|
|
inum=423*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b110] RM[nnn] ONE()
|
|
inum=424*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() ONE()
|
|
inum=425*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b100] RM[nnn] ONE()
|
|
inum=426*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=427*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=428*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=429*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=430*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=431*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=432*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=433*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=434*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() UIMM8()
|
|
inum=435*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b101] RM[nnn] UIMM8()
|
|
inum=436*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() UIMM8()
|
|
inum=437*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b101] RM[nnn] UIMM8()
|
|
inum=438*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() ONE()
|
|
inum=439*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b101] RM[nnn] ONE()
|
|
inum=440*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() ONE()
|
|
inum=441*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b101] RM[nnn] ONE()
|
|
inum=442*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=443*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=444*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=445*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=446*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC0 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() UIMM8()
|
|
inum=447*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC0 MOD[0b11] MOD=3 REG[0b111] RM[nnn] UIMM8()
|
|
inum=448*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC1 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() UIMM8()
|
|
inum=449*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC1 MOD[0b11] MOD=3 REG[0b111] RM[nnn] UIMM8()
|
|
inum=450*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD0 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() ONE()
|
|
inum=451*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD0 MOD[0b11] MOD=3 REG[0b111] RM[nnn] ONE()
|
|
inum=452*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD1 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() ONE()
|
|
inum=453*/ xed3_capture_chain_MODRM_ONE,
|
|
/*
|
|
0xD1 MOD[0b11] MOD=3 REG[0b111] RM[nnn] ONE()
|
|
inum=454*/ xed3_capture_chain_ONE,
|
|
/*
|
|
0xD2 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=455*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD2 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=456*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD3 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=457*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xD3 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=458*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMM8()
|
|
inum=459*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMM8()
|
|
inum=460*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMM8()
|
|
inum=461*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b001] RM[nnn] SIMM8()
|
|
inum=462*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMMz()
|
|
inum=463*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() SIMMz()
|
|
inum=464*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMMz()
|
|
inum=465*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b001] RM[nnn] SIMMz()
|
|
inum=466*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x84 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=467*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x84 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=468*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x85 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=469*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x85 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=470*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xA8 SIMM8()
|
|
inum=471*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0xA9 SIMMz()
|
|
inum=472*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() lock_prefix
|
|
inum=473*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() lock_prefix
|
|
inum=474*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() nolock_prefix
|
|
inum=475*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=476*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() nolock_prefix
|
|
inum=477*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=478*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() lock_prefix
|
|
inum=479*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() lock_prefix
|
|
inum=480*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() nolock_prefix
|
|
inum=481*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=482*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() nolock_prefix
|
|
inum=483*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=484*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=485*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=486*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=487*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=488*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=489*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=490*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=491*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=492*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x69 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SIMMz()
|
|
inum=493*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x69 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SIMMz()
|
|
inum=494*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0x6B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SIMM8()
|
|
inum=495*/ xed3_capture_chain_MODRM_SIMM8,
|
|
/*
|
|
0x6B MOD[0b11] MOD=3 REG[rrr] RM[nnn] SIMM8()
|
|
inum=496*/ xed3_capture_chain_SIMM8,
|
|
/*
|
|
0x0F 0xAF MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=497*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAF MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=498*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=499*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=500*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=501*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=502*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF6 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=503*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF6 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=504*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF7 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=505*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xF7 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=506*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFE MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() lock_prefix
|
|
inum=507*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() lock_prefix
|
|
inum=508*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFE MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() nolock_prefix
|
|
inum=509*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFE MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=510*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() nolock_prefix
|
|
inum=511*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFF MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=512*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b0100_0 SRM[rrr] not64
|
|
inum=513*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFE MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() lock_prefix
|
|
inum=514*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() lock_prefix
|
|
inum=515*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFE MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() nolock_prefix
|
|
inum=516*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFE MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=517*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() nolock_prefix
|
|
inum=518*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xFF MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=519*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b0100_1 SRM[rrr] not64
|
|
inum=520*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b010] RM[nnn] DF64() IMMUNE66_LOOP64() MODRM() CET_NO_TRACK()
|
|
inum=521*/ xed3_capture_chain_DF64_IMMUNE66_LOOP64_MODRM_CET_NO_TRACK,
|
|
/*
|
|
0xFF MOD[0b11] MOD=3 REG[0b010] RM[nnn] DF64() IMMUNE66_LOOP64() CET_NO_TRACK()
|
|
inum=522*/ xed3_capture_chain_DF64_IMMUNE66_LOOP64_CET_NO_TRACK,
|
|
/*
|
|
0xE8 not64 BRDISPz()
|
|
inum=523*/ xed3_capture_chain_BRDISPz,
|
|
/*
|
|
0xE8 mode64 BRDISP32() DF64() FORCE64()
|
|
inum=524*/ xed3_capture_chain_BRDISP32_DF64_FORCE64,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b100] RM[nnn] DF64() IMMUNE66_LOOP64() MODRM() CET_NO_TRACK()
|
|
inum=525*/ xed3_capture_chain_DF64_IMMUNE66_LOOP64_MODRM_CET_NO_TRACK,
|
|
/*
|
|
0xFF MOD[0b11] MOD=3 REG[0b100] RM[nnn] DF64() IMMUNE66_LOOP64() CET_NO_TRACK()
|
|
inum=526*/ xed3_capture_chain_DF64_IMMUNE66_LOOP64_CET_NO_TRACK,
|
|
/*
|
|
0xE9 not64 BRDISPz()
|
|
inum=527*/ xed3_capture_chain_BRDISPz,
|
|
/*
|
|
0xE9 mode64 FORCE64() BRDISP32()
|
|
inum=528*/ xed3_capture_chain_FORCE64_BRDISP32,
|
|
/*
|
|
0xEB not64 BRDISP8()
|
|
inum=529*/ xed3_capture_chain_BRDISP8,
|
|
/*
|
|
0xEB mode64 FORCE64() BRDISP8()
|
|
inum=530*/ xed3_capture_chain_FORCE64_BRDISP8,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=531*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xEA not64 BRDISPz() UIMM16()
|
|
inum=532*/ xed3_capture_chain_BRDISPz_UIMM16,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b110] RM[nnn] DF64() MODRM()
|
|
inum=533*/ xed3_capture_chain_DF64_MODRM,
|
|
/*
|
|
0xFF MOD[0b11] MOD=3 REG[0b110] RM[nnn] DF64()
|
|
inum=534*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x06 not64
|
|
inum=535*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0E not64
|
|
inum=536*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x16 not64
|
|
inum=537*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x1E not64
|
|
inum=538*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b0101_0 SRM[rrr] DF64()
|
|
inum=539*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x68 DF64() SIMMz()
|
|
inum=540*/ xed3_capture_chain_DF64_SIMMz,
|
|
/*
|
|
0x6A DF64() SIMM8()
|
|
inum=541*/ xed3_capture_chain_DF64_SIMM8,
|
|
/*
|
|
0x0F 0xA0 DF64()
|
|
inum=542*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x0F 0xA8 DF64()
|
|
inum=543*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=544*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=545*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=546*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=547*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=548*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=549*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=550*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=551*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=552*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=553*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x00 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=554*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x00 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=555*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b010] RM[nnn] mode64 FORCE64() MODRM()
|
|
inum=556*/ xed3_capture_chain_FORCE64_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b010] RM[nnn] not64 MODRM()
|
|
inum=557*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=558*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=559*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=560*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=561*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() UIMM8()
|
|
inum=562*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xBA MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=563*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xA3 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=564*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xA3 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=565*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() UIMM8() lock_prefix
|
|
inum=566*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xAB MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=567*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() UIMM8() nolock_prefix
|
|
inum=568*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xBA MOD[0b11] MOD=3 REG[0b101] RM[nnn] UIMM8()
|
|
inum=569*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xAB MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=570*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAB MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=571*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8() lock_prefix
|
|
inum=572*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xB3 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=573*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() UIMM8() nolock_prefix
|
|
inum=574*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xBA MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=575*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xB3 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=576*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB3 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=577*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() UIMM8() lock_prefix
|
|
inum=578*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xBB MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=579*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBA MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM() UIMM8() nolock_prefix
|
|
inum=580*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xBA MOD[0b11] MOD=3 REG[0b111] RM[nnn] UIMM8()
|
|
inum=581*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xBB MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=582*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBB MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=583*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b110] RM[nnn] osz_refining_prefix REFINING66() MODRM()
|
|
inum=584*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b110] RM[nnn] no_refining_prefix MODRM()
|
|
inum=585*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b111] RM[nnn] no_refining_prefix MODRM()
|
|
inum=586*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b110] RM[nnn] f3_refining_prefix IGNORE66() MODRM()
|
|
inum=587*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] not64 IMMUNE66() MODRM() lock_prefix
|
|
inum=588*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] mode64 norexw_prefix IMMUNE66() MODRM() lock_prefix
|
|
inum=589*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] not64 IMMUNE66() MODRM() nolock_prefix
|
|
inum=590*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] mode64 norexw_prefix IMMUNE66() MODRM() nolock_prefix
|
|
inum=591*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] mode64 rexw_prefix IMMUNE66() MODRM() lock_prefix
|
|
inum=592*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b001] RM[nnn] mode64 rexw_prefix IMMUNE66() MODRM() nolock_prefix
|
|
inum=593*/ xed3_capture_chain_IMMUNE66_MODRM,
|
|
/*
|
|
0xC6 MOD[0b11] MOD=3 REG[0b000] RM[nnn] UIMM8()
|
|
inum=594*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xC6 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() UIMM8()
|
|
inum=595*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0xC7 MOD[0b11] MOD=3 REG[0b000] RM[nnn] SIMMz()
|
|
inum=596*/ xed3_capture_chain_SIMMz,
|
|
/*
|
|
0xC7 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() SIMMz()
|
|
inum=597*/ xed3_capture_chain_MODRM_SIMMz,
|
|
/*
|
|
0x88 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=598*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x88 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=599*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x89 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=600*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x89 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=601*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x8A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=602*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x8A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=603*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x8B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=604*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x8B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=605*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x8C MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=606*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x8C MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=607*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x8E MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=608*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x8E MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=609*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xA0 MEMDISPv() OVERRIDE_SEG0()
|
|
inum=610*/ xed3_capture_chain_MEMDISPv_OVERRIDE_SEG0,
|
|
/*
|
|
0xA1 MEMDISPv() OVERRIDE_SEG0()
|
|
inum=611*/ xed3_capture_chain_MEMDISPv_OVERRIDE_SEG0,
|
|
/*
|
|
0xA2 MEMDISPv() OVERRIDE_SEG0()
|
|
inum=612*/ xed3_capture_chain_MEMDISPv_OVERRIDE_SEG0,
|
|
/*
|
|
0xA3 MEMDISPv() OVERRIDE_SEG0()
|
|
inum=613*/ xed3_capture_chain_MEMDISPv_OVERRIDE_SEG0,
|
|
/*
|
|
0b1011_0 SRM[rrr] UIMM8()
|
|
inum=614*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0b1011_1 SRM[rrr] UIMMv()
|
|
inum=615*/ xed3_capture_chain_UIMMv,
|
|
/*
|
|
0x0F 0x71 no_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=616*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x71 osz_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] REFINING66() UIMM8()
|
|
inum=617*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xD1 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=618*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD1 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=619*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD1 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=620*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD1 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=621*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x71 no_refining_prefix MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=622*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x71 osz_refining_prefix MOD[0b11] MOD=3 REG[0b100] RM[nnn] REFINING66() UIMM8()
|
|
inum=623*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xE1 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=624*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE1 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=625*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE1 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=626*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE1 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=627*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x71 no_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=628*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x71 osz_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] REFINING66() UIMM8()
|
|
inum=629*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xF1 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=630*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF1 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=631*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF1 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=632*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF1 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=633*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x72 no_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=634*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x72 osz_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] REFINING66() UIMM8()
|
|
inum=635*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xD2 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=636*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD2 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=637*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD2 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=638*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD2 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=639*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x72 no_refining_prefix MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=640*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x72 osz_refining_prefix MOD[0b11] MOD=3 REG[0b100] RM[nnn] REFINING66() UIMM8()
|
|
inum=641*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xE2 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=642*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE2 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=643*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE2 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=644*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE2 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=645*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x72 no_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=646*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x72 osz_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] REFINING66() UIMM8()
|
|
inum=647*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xF2 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=648*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF2 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=649*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF2 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=650*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF2 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=651*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x73 no_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=652*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x73 osz_refining_prefix MOD[0b11] MOD=3 REG[0b010] RM[nnn] REFINING66() UIMM8()
|
|
inum=653*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xD3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=654*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD3 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=655*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD3 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=656*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD3 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=657*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x73 no_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=658*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x73 osz_refining_prefix MOD[0b11] MOD=3 REG[0b110] RM[nnn] REFINING66() UIMM8()
|
|
inum=659*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xF3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=660*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF3 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=661*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF3 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=662*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF3 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=663*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x73 osz_refining_prefix MOD[0b11] MOD=3 REG[0b011] RM[nnn] REFINING66() UIMM8()
|
|
inum=664*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x73 osz_refining_prefix MOD[0b11] MOD=3 REG[0b111] RM[nnn] REFINING66() UIMM8()
|
|
inum=665*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b000] RM[nnn] no_refining_prefix norexw_prefix MODRM()
|
|
inum=666*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b001] RM[nnn] no_refining_prefix norexw_prefix MODRM()
|
|
inum=667*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b000] RM[nnn] no_refining_prefix rexw_prefix MODRM()
|
|
inum=668*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b001] RM[nnn] no_refining_prefix rexw_prefix MODRM()
|
|
inum=669*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b010] RM[nnn] no_refining_prefix MODRM()
|
|
inum=670*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b011] RM[nnn] no_refining_prefix MODRM()
|
|
inum=671*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=672*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=673*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=674*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=675*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=676*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=677*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=678*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=679*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=680*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=681*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=682*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=683*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=684*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=685*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=686*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x18 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=687*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x19 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=688*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x19 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=689*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1D MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=690*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1D MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=691*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=692*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=693*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b1001_0 SRM[0b000] SRM=0 not_refining_f3 norexb_prefix
|
|
inum=694*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b1001_0 SRM[0b000] SRM=0 refining_f3 P4=0
|
|
inum=695*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0D MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=696*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=697*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=698*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] f3_refining_prefix
|
|
inum=699*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=700*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=701*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=702*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=703*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1E MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=704*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=705*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[rrr] RM[nnn] f2_refining_prefix
|
|
inum=706*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix
|
|
inum=707*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b000] RM[nnn] f3_refining_prefix
|
|
inum=708*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b010] RM[nnn] f3_refining_prefix
|
|
inum=709*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b011] RM[nnn] f3_refining_prefix
|
|
inum=710*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b100] RM[nnn] f3_refining_prefix
|
|
inum=711*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b101] RM[nnn] f3_refining_prefix
|
|
inum=712*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b110] RM[nnn] f3_refining_prefix
|
|
inum=713*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b000] f3_refining_prefix
|
|
inum=714*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b001] f3_refining_prefix
|
|
inum=715*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b100] f3_refining_prefix
|
|
inum=716*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b101] f3_refining_prefix
|
|
inum=717*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b110] f3_refining_prefix
|
|
inum=718*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b111] f3_refining_prefix
|
|
inum=719*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b010] f3_refining_prefix CET=0
|
|
inum=720*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b011] f3_refining_prefix CET=0
|
|
inum=721*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b001] RM[nnn] f3_refining_prefix W0 CET=0
|
|
inum=722*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b001] RM[nnn] f3_refining_prefix W1 mode64 CET=0
|
|
inum=723*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() f2_refining_prefix
|
|
inum=724*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=725*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() osz_refining_prefix
|
|
inum=726*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=727*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=728*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=729*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=730*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=731*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=732*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=733*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1C MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=734*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() no_refining_prefix CLDEMOTE=0
|
|
inum=735*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b001] no_refining_prefix
|
|
inum=736*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b010] no_refining_prefix
|
|
inum=737*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b011] no_refining_prefix
|
|
inum=738*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b100] no_refining_prefix
|
|
inum=739*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b000] RM[nnn] mode64 FORCE64() MODRM()
|
|
inum=740*/ xed3_capture_chain_FORCE64_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b000] RM[nnn] not64 MODRM()
|
|
inum=741*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b011] RM[nnn] mode64 FORCE64() MODRM()
|
|
inum=742*/ xed3_capture_chain_FORCE64_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b011] RM[nnn] not64 MODRM()
|
|
inum=743*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b000] no_refining_prefix not64 eamode32
|
|
inum=744*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b000] no_refining_prefix not64 eamode16
|
|
inum=745*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b000] no_refining_prefix mode64 eamode64
|
|
inum=746*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b000] no_refining_prefix mode64 eamode32
|
|
inum=747*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b001] no_refining_prefix
|
|
inum=748*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b001] RM[nnn] not64 MODRM()
|
|
inum=749*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b001] RM[nnn] mode64 FORCE64() MODRM()
|
|
inum=750*/ xed3_capture_chain_FORCE64_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=751*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b000] mode64
|
|
inum=752*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b001]
|
|
inum=753*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b111] RM[nnn] no_refining_prefix
|
|
inum=754*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b111] RM[nnn] no_refining_prefix MODRM()
|
|
inum=755*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b101] RM[nnn] no_refining_prefix
|
|
inum=756*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b110] RM[nnn] no_refining_prefix
|
|
inum=757*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x12 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=758*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x12 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=759*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x13 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=760*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x16 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=761*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x16 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=762*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x17 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=763*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x27 not64
|
|
inum=764*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x2F not64
|
|
inum=765*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x37 not64
|
|
inum=766*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x3F not64
|
|
inum=767*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x60 mode16 no66_prefix
|
|
inum=768*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x60 mode32 66_prefix
|
|
inum=769*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x60 mode16 66_prefix
|
|
inum=770*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x60 mode32 no66_prefix
|
|
inum=771*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x61 mode16 no66_prefix
|
|
inum=772*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x61 mode32 66_prefix
|
|
inum=773*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x61 mode16 66_prefix
|
|
inum=774*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x61 mode32 no66_prefix
|
|
inum=775*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x62 mode16 no66_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=776*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x62 mode32 66_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=777*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x62 mode16 66_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=778*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x62 mode32 no66_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=779*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x63 MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=780*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x63 MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64
|
|
inum=781*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x63 MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 MODRM()
|
|
inum=782*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x63 MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64
|
|
inum=783*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6C repe
|
|
inum=784*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6C repne
|
|
inum=785*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6C norep
|
|
inum=786*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 no66_prefix repe
|
|
inum=787*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 66_prefix repe
|
|
inum=788*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix 66_prefix repe
|
|
inum=789*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 no66_prefix repne
|
|
inum=790*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 66_prefix repne
|
|
inum=791*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix 66_prefix repne
|
|
inum=792*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 no66_prefix norep
|
|
inum=793*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 66_prefix norep
|
|
inum=794*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix 66_prefix norep
|
|
inum=795*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 66_prefix repe
|
|
inum=796*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 no66_prefix repe
|
|
inum=797*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix no66_prefix repe
|
|
inum=798*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 rexw_prefix repe
|
|
inum=799*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 66_prefix repne
|
|
inum=800*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 no66_prefix repne
|
|
inum=801*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix no66_prefix repne
|
|
inum=802*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 rexw_prefix repne
|
|
inum=803*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode16 66_prefix norep
|
|
inum=804*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode32 no66_prefix norep
|
|
inum=805*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 norexw_prefix no66_prefix norep
|
|
inum=806*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6D mode64 rexw_prefix norep
|
|
inum=807*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x6E repe OVERRIDE_SEG0()
|
|
inum=808*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6E repne OVERRIDE_SEG0()
|
|
inum=809*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6E norep OVERRIDE_SEG0()
|
|
inum=810*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=811*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 66_prefix repe OVERRIDE_SEG0()
|
|
inum=812*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix 66_prefix repe OVERRIDE_SEG0()
|
|
inum=813*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=814*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 66_prefix repne OVERRIDE_SEG0()
|
|
inum=815*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix 66_prefix repne OVERRIDE_SEG0()
|
|
inum=816*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=817*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 66_prefix norep OVERRIDE_SEG0()
|
|
inum=818*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix 66_prefix norep OVERRIDE_SEG0()
|
|
inum=819*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 66_prefix repe OVERRIDE_SEG0()
|
|
inum=820*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=821*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix no66_prefix repe OVERRIDE_SEG0()
|
|
inum=822*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 rexw_prefix repe OVERRIDE_SEG0()
|
|
inum=823*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 66_prefix repne OVERRIDE_SEG0()
|
|
inum=824*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=825*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix no66_prefix repne OVERRIDE_SEG0()
|
|
inum=826*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 rexw_prefix repne OVERRIDE_SEG0()
|
|
inum=827*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode16 66_prefix norep OVERRIDE_SEG0()
|
|
inum=828*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode32 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=829*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 norexw_prefix no66_prefix norep OVERRIDE_SEG0()
|
|
inum=830*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x6F mode64 rexw_prefix norep OVERRIDE_SEG0()
|
|
inum=831*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x70 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=832*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x70 not64 BRANCH_HINT() BRDISP8()
|
|
inum=833*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x80 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=834*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x0F 0x80 not64 BRANCH_HINT() BRDISPz()
|
|
inum=835*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x71 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=836*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x71 not64 BRANCH_HINT() BRDISP8()
|
|
inum=837*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x81 not64 BRANCH_HINT() BRDISPz()
|
|
inum=838*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x81 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=839*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x72 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=840*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x72 not64 BRANCH_HINT() BRDISP8()
|
|
inum=841*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x82 not64 BRANCH_HINT() BRDISPz()
|
|
inum=842*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x82 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=843*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x73 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=844*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x73 not64 BRANCH_HINT() BRDISP8()
|
|
inum=845*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x83 not64 BRANCH_HINT() BRDISPz()
|
|
inum=846*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x83 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=847*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x74 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=848*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x74 not64 BRANCH_HINT() BRDISP8()
|
|
inum=849*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x84 not64 BRANCH_HINT() BRDISPz()
|
|
inum=850*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x84 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=851*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x75 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=852*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x75 not64 BRANCH_HINT() BRDISP8()
|
|
inum=853*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x85 not64 BRANCH_HINT() BRDISPz()
|
|
inum=854*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x85 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=855*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x76 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=856*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x76 not64 BRANCH_HINT() BRDISP8()
|
|
inum=857*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x86 not64 BRANCH_HINT() BRDISPz()
|
|
inum=858*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x86 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=859*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x77 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=860*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x77 not64 BRANCH_HINT() BRDISP8()
|
|
inum=861*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x87 not64 BRANCH_HINT() BRDISPz()
|
|
inum=862*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x87 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=863*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x78 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=864*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x78 not64 BRANCH_HINT() BRDISP8()
|
|
inum=865*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x88 not64 BRANCH_HINT() BRDISPz()
|
|
inum=866*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x88 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=867*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x79 mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=868*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x79 not64 BRANCH_HINT() BRDISP8()
|
|
inum=869*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x89 not64 BRANCH_HINT() BRDISPz()
|
|
inum=870*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x89 mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=871*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7A mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=872*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7A not64 BRANCH_HINT() BRDISP8()
|
|
inum=873*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8A not64 BRANCH_HINT() BRDISPz()
|
|
inum=874*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8A mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=875*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7B mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=876*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7B not64 BRANCH_HINT() BRDISP8()
|
|
inum=877*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8B not64 BRANCH_HINT() BRDISPz()
|
|
inum=878*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8B mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=879*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7C mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=880*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7C not64 BRANCH_HINT() BRDISP8()
|
|
inum=881*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8C not64 BRANCH_HINT() BRDISPz()
|
|
inum=882*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8C mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=883*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7D mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=884*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7D not64 BRANCH_HINT() BRDISP8()
|
|
inum=885*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8D not64 BRANCH_HINT() BRDISPz()
|
|
inum=886*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8D mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=887*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7E mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=888*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7E not64 BRANCH_HINT() BRDISP8()
|
|
inum=889*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8E not64 BRANCH_HINT() BRDISPz()
|
|
inum=890*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8E mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=891*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x7F mode64 FORCE64() BRANCH_HINT() BRDISP8()
|
|
inum=892*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x7F not64 BRANCH_HINT() BRDISP8()
|
|
inum=893*/ xed3_capture_chain_BRANCH_HINT_BRDISP8,
|
|
/*
|
|
0x0F 0x8F not64 BRANCH_HINT() BRDISPz()
|
|
inum=894*/ xed3_capture_chain_BRANCH_HINT_BRDISPz,
|
|
/*
|
|
0x0F 0x8F mode64 FORCE64() BRANCH_HINT() BRDISP32()
|
|
inum=895*/ xed3_capture_chain_FORCE64_BRANCH_HINT_BRDISP32,
|
|
/*
|
|
0x86 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=896*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x86 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=897*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x86 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=898*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x87 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=899*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x87 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=900*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x87 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=901*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b1001_0 SRM[rrr] SRM!=0
|
|
inum=902*/ xed3_capture_nt_nop,
|
|
/*
|
|
0b1001_0 SRM[rrr] SRM=0 not_refining_f3 rexb_prefix
|
|
inum=903*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x8D MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() REMOVE_SEGMENT()
|
|
inum=904*/ xed3_capture_chain_MODRM_REMOVE_SEGMENT,
|
|
/*
|
|
0b1001_0 SRM[0b000] SRM=0 refining_f3 P4=1
|
|
inum=905*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode16 no66_prefix
|
|
inum=906*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode32 66_prefix
|
|
inum=907*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode64 norexw_prefix 66_prefix
|
|
inum=908*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode64 rexw_prefix
|
|
inum=909*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode16 66_prefix
|
|
inum=910*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode32 no66_prefix
|
|
inum=911*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x98 mode64 norexw_prefix no66_prefix
|
|
inum=912*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode16 no66_prefix
|
|
inum=913*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode32 66_prefix
|
|
inum=914*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode64 norexw_prefix 66_prefix
|
|
inum=915*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode64 rexw_prefix
|
|
inum=916*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode16 66_prefix
|
|
inum=917*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode32 no66_prefix
|
|
inum=918*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x99 mode64 norexw_prefix no66_prefix
|
|
inum=919*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFF MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=920*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x9A not64 BRDISPz() UIMM16()
|
|
inum=921*/ xed3_capture_chain_BRDISPz_UIMM16,
|
|
/*
|
|
0x9B
|
|
inum=922*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode16 no66_prefix
|
|
inum=923*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode32 66_prefix
|
|
inum=924*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode64 norexw_prefix 66_prefix
|
|
inum=925*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode32 no66_prefix
|
|
inum=926*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode16 66_prefix
|
|
inum=927*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9C mode64 norexw_prefix no66_prefix DF64()
|
|
inum=928*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x9C mode64 rexw_prefix DF64()
|
|
inum=929*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x9D mode16 no66_prefix
|
|
inum=930*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9D mode32 66_prefix
|
|
inum=931*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9D mode64 norexw_prefix 66_prefix
|
|
inum=932*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9D mode16 66_prefix
|
|
inum=933*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9D mode32 no66_prefix
|
|
inum=934*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9D mode64 norexw_prefix no66_prefix DF64()
|
|
inum=935*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x9D mode64 rexw_prefix DF64()
|
|
inum=936*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0x9E
|
|
inum=937*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x9F
|
|
inum=938*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xA4 repe OVERRIDE_SEG1()
|
|
inum=939*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA4 repne OVERRIDE_SEG1()
|
|
inum=940*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA4 norep OVERRIDE_SEG1()
|
|
inum=941*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 no66_prefix repe OVERRIDE_SEG1()
|
|
inum=942*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 66_prefix repe OVERRIDE_SEG1()
|
|
inum=943*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix 66_prefix repe OVERRIDE_SEG1()
|
|
inum=944*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 no66_prefix repne OVERRIDE_SEG1()
|
|
inum=945*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 66_prefix repne OVERRIDE_SEG1()
|
|
inum=946*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix 66_prefix repne OVERRIDE_SEG1()
|
|
inum=947*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 no66_prefix norep OVERRIDE_SEG1()
|
|
inum=948*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 66_prefix norep OVERRIDE_SEG1()
|
|
inum=949*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix 66_prefix norep OVERRIDE_SEG1()
|
|
inum=950*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 66_prefix repe OVERRIDE_SEG1()
|
|
inum=951*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 no66_prefix repe OVERRIDE_SEG1()
|
|
inum=952*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix no66_prefix repe OVERRIDE_SEG1()
|
|
inum=953*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 66_prefix repne OVERRIDE_SEG1()
|
|
inum=954*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 no66_prefix repne OVERRIDE_SEG1()
|
|
inum=955*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix no66_prefix repne OVERRIDE_SEG1()
|
|
inum=956*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode16 66_prefix norep OVERRIDE_SEG1()
|
|
inum=957*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode32 no66_prefix norep OVERRIDE_SEG1()
|
|
inum=958*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 norexw_prefix no66_prefix norep OVERRIDE_SEG1()
|
|
inum=959*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 rexw_prefix repe OVERRIDE_SEG1()
|
|
inum=960*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 rexw_prefix repne OVERRIDE_SEG1()
|
|
inum=961*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA5 mode64 rexw_prefix norep OVERRIDE_SEG1()
|
|
inum=962*/ xed3_capture_chain_OVERRIDE_SEG1,
|
|
/*
|
|
0xA6 repe OVERRIDE_SEG0()
|
|
inum=963*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA6 repne OVERRIDE_SEG0()
|
|
inum=964*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA6 norep OVERRIDE_SEG0()
|
|
inum=965*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=966*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 66_prefix repe OVERRIDE_SEG0()
|
|
inum=967*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix 66_prefix repe OVERRIDE_SEG0()
|
|
inum=968*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=969*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 66_prefix repne OVERRIDE_SEG0()
|
|
inum=970*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix 66_prefix repne OVERRIDE_SEG0()
|
|
inum=971*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=972*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 66_prefix norep OVERRIDE_SEG0()
|
|
inum=973*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix 66_prefix norep OVERRIDE_SEG0()
|
|
inum=974*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 66_prefix repe OVERRIDE_SEG0()
|
|
inum=975*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=976*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix no66_prefix repe OVERRIDE_SEG0()
|
|
inum=977*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 66_prefix repne OVERRIDE_SEG0()
|
|
inum=978*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=979*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix no66_prefix repne OVERRIDE_SEG0()
|
|
inum=980*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode16 66_prefix norep OVERRIDE_SEG0()
|
|
inum=981*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode32 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=982*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 norexw_prefix no66_prefix norep OVERRIDE_SEG0()
|
|
inum=983*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 rexw_prefix repe OVERRIDE_SEG0()
|
|
inum=984*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 rexw_prefix repne OVERRIDE_SEG0()
|
|
inum=985*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xA7 mode64 rexw_prefix norep OVERRIDE_SEG0()
|
|
inum=986*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAA repe
|
|
inum=987*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAA repne
|
|
inum=988*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAA norep
|
|
inum=989*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 no66_prefix repe
|
|
inum=990*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 66_prefix repe
|
|
inum=991*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix 66_prefix repe
|
|
inum=992*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 no66_prefix repne
|
|
inum=993*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 66_prefix repne
|
|
inum=994*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix 66_prefix repne
|
|
inum=995*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 no66_prefix norep
|
|
inum=996*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 66_prefix norep
|
|
inum=997*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix 66_prefix norep
|
|
inum=998*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 66_prefix repe
|
|
inum=999*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 no66_prefix repe
|
|
inum=1000*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix no66_prefix repe
|
|
inum=1001*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 66_prefix repne
|
|
inum=1002*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 no66_prefix repne
|
|
inum=1003*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix no66_prefix repne
|
|
inum=1004*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode16 66_prefix norep
|
|
inum=1005*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode32 no66_prefix norep
|
|
inum=1006*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 norexw_prefix no66_prefix norep
|
|
inum=1007*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 rexw_prefix repe
|
|
inum=1008*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 rexw_prefix repne
|
|
inum=1009*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAB mode64 rexw_prefix norep
|
|
inum=1010*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAC repe OVERRIDE_SEG0()
|
|
inum=1011*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAC repne OVERRIDE_SEG0()
|
|
inum=1012*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAC norep OVERRIDE_SEG0()
|
|
inum=1013*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=1014*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 66_prefix repe OVERRIDE_SEG0()
|
|
inum=1015*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix 66_prefix repe OVERRIDE_SEG0()
|
|
inum=1016*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=1017*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 66_prefix repne OVERRIDE_SEG0()
|
|
inum=1018*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix 66_prefix repne OVERRIDE_SEG0()
|
|
inum=1019*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=1020*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 66_prefix norep OVERRIDE_SEG0()
|
|
inum=1021*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix 66_prefix norep OVERRIDE_SEG0()
|
|
inum=1022*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 66_prefix repe OVERRIDE_SEG0()
|
|
inum=1023*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 no66_prefix repe OVERRIDE_SEG0()
|
|
inum=1024*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix no66_prefix repe OVERRIDE_SEG0()
|
|
inum=1025*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 66_prefix repne OVERRIDE_SEG0()
|
|
inum=1026*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 no66_prefix repne OVERRIDE_SEG0()
|
|
inum=1027*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix no66_prefix repne OVERRIDE_SEG0()
|
|
inum=1028*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode16 66_prefix norep OVERRIDE_SEG0()
|
|
inum=1029*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode32 no66_prefix norep OVERRIDE_SEG0()
|
|
inum=1030*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 norexw_prefix no66_prefix norep OVERRIDE_SEG0()
|
|
inum=1031*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 rexw_prefix repe OVERRIDE_SEG0()
|
|
inum=1032*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 rexw_prefix repne OVERRIDE_SEG0()
|
|
inum=1033*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAD mode64 rexw_prefix norep OVERRIDE_SEG0()
|
|
inum=1034*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xAE repe
|
|
inum=1035*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAE repne
|
|
inum=1036*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAE norep
|
|
inum=1037*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 no66_prefix repe
|
|
inum=1038*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 66_prefix repe
|
|
inum=1039*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix 66_prefix repe
|
|
inum=1040*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 no66_prefix repne
|
|
inum=1041*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 66_prefix repne
|
|
inum=1042*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix 66_prefix repne
|
|
inum=1043*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 no66_prefix norep
|
|
inum=1044*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 66_prefix norep
|
|
inum=1045*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix 66_prefix norep
|
|
inum=1046*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 66_prefix repe
|
|
inum=1047*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 no66_prefix repe
|
|
inum=1048*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix no66_prefix repe
|
|
inum=1049*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 66_prefix repne
|
|
inum=1050*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 no66_prefix repne
|
|
inum=1051*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix no66_prefix repne
|
|
inum=1052*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode16 66_prefix norep
|
|
inum=1053*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode32 no66_prefix norep
|
|
inum=1054*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 norexw_prefix no66_prefix norep
|
|
inum=1055*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 rexw_prefix repe
|
|
inum=1056*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 rexw_prefix repne
|
|
inum=1057*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xAF mode64 rexw_prefix norep
|
|
inum=1058*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC2 DF64() UIMM16() IMMUNE66_LOOP64()
|
|
inum=1059*/ xed3_capture_chain_DF64_UIMM16_IMMUNE66_LOOP64,
|
|
/*
|
|
0xC3 DF64() IMMUNE66_LOOP64()
|
|
inum=1060*/ xed3_capture_chain_DF64_IMMUNE66_LOOP64,
|
|
/*
|
|
0xC4 MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=1061*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xC5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=1062*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0xC8 DF64() UIMM16() UIMM8_1()
|
|
inum=1063*/ xed3_capture_chain_DF64_UIMM16_UIMM8_1,
|
|
/*
|
|
0xC9 DF64()
|
|
inum=1064*/ xed3_capture_chain_DF64,
|
|
/*
|
|
0xCA UIMM16()
|
|
inum=1065*/ xed3_capture_chain_UIMM16,
|
|
/*
|
|
0xCB
|
|
inum=1066*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCC
|
|
inum=1067*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCD UIMM8()
|
|
inum=1068*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xCE not64
|
|
inum=1069*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode16 no66_prefix
|
|
inum=1070*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode32 66_prefix
|
|
inum=1071*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode64 norexw_prefix 66_prefix
|
|
inum=1072*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode16 66_prefix
|
|
inum=1073*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode32 no66_prefix
|
|
inum=1074*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode64 norexw_prefix no66_prefix
|
|
inum=1075*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xCF mode64 rexw_prefix
|
|
inum=1076*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD4 not64 UIMM8()
|
|
inum=1077*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD5 not64 UIMM8()
|
|
inum=1078*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xD6 not64
|
|
inum=1079*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xD7 OVERRIDE_SEG0()
|
|
inum=1080*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0xE0 MODEP5=1 REP=0 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1081*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE0 MODEP5=1 REP=2 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1082*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE0 MODEP5=0 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1083*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE1 MODEP5=1 REP=2 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1084*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE1 MODEP5=1 REP=0 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1085*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE1 MODEP5=1 REP=3 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1086*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE1 MODEP5=0 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1087*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE0 MODEP5=1 REP=3 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1088*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE2 DF64() BRDISP8() IMMUNE66_LOOP64()
|
|
inum=1089*/ xed3_capture_chain_DF64_BRDISP8_IMMUNE66_LOOP64,
|
|
/*
|
|
0xE3 eamode16 BRDISP8()
|
|
inum=1090*/ xed3_capture_chain_BRDISP8,
|
|
/*
|
|
0xE3 eamode32 not64 BRDISP8()
|
|
inum=1091*/ xed3_capture_chain_BRDISP8,
|
|
/*
|
|
0xE3 eamode32 mode64 BRDISP8() FORCE64()
|
|
inum=1092*/ xed3_capture_chain_BRDISP8_FORCE64,
|
|
/*
|
|
0xE3 eamode64 BRDISP8() FORCE64()
|
|
inum=1093*/ xed3_capture_chain_BRDISP8_FORCE64,
|
|
/*
|
|
0xE4 UIMM8()
|
|
inum=1094*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xE5 UIMM8() IMMUNE_REXW()
|
|
inum=1095*/ xed3_capture_chain_UIMM8_IMMUNE_REXW,
|
|
/*
|
|
0xEC
|
|
inum=1096*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xED IMMUNE_REXW()
|
|
inum=1097*/ xed3_capture_chain_IMMUNE_REXW,
|
|
/*
|
|
0xE6 UIMM8()
|
|
inum=1098*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0xE7 UIMM8() IMMUNE_REXW()
|
|
inum=1099*/ xed3_capture_chain_UIMM8_IMMUNE_REXW,
|
|
/*
|
|
0xEE
|
|
inum=1100*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xEF IMMUNE_REXW()
|
|
inum=1101*/ xed3_capture_chain_IMMUNE_REXW,
|
|
/*
|
|
0xF1
|
|
inum=1102*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF4
|
|
inum=1103*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF5
|
|
inum=1104*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF8
|
|
inum=1105*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xF9
|
|
inum=1106*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFA
|
|
inum=1107*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFB
|
|
inum=1108*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFC
|
|
inum=1109*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xFD
|
|
inum=1110*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x02 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1111*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x02 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1112*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x03 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1113*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x03 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1114*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x05 mode64 FORCE64()
|
|
inum=1115*/ xed3_capture_chain_FORCE64,
|
|
/*
|
|
0x0F 0x06
|
|
inum=1116*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x07 mode64 norexw_prefix
|
|
inum=1117*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x07 mode64 rexw_prefix
|
|
inum=1118*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x10 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1119*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x10 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1120*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x11 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1121*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x11 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1122*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x14 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1123*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x14 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1124*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x15 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1125*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x15 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1126*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x10 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1127*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x10 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1128*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x11 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1129*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x11 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1130*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x12 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1131*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x12 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1132*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x16 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1133*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x16 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1134*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x10 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1135*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x10 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1136*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x11 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1137*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x11 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1138*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x12 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1139*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x13 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1140*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x14 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1141*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x14 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1142*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x15 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1143*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x15 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1144*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x16 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1145*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x17 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1146*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x10 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1147*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x10 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1148*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x11 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1149*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x11 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1150*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x12 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1151*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x12 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1152*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x22 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() not64
|
|
inum=1153*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x22 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() mode64
|
|
inum=1154*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x20 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() not64
|
|
inum=1155*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x20 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() mode64
|
|
inum=1156*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x23 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() not64
|
|
inum=1157*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x23 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() mode64
|
|
inum=1158*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x21 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() not64
|
|
inum=1159*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x21 MOD[mm] REG[rrr] RM[nnn] CR_WIDTH() mode64
|
|
inum=1160*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x30
|
|
inum=1161*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x31
|
|
inum=1162*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x32
|
|
inum=1163*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x33
|
|
inum=1164*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x34 not64
|
|
inum=1165*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x34 mode64
|
|
inum=1166*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x35 not64
|
|
inum=1167*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x35 mode64
|
|
inum=1168*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x40 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1169*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x40 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1170*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x41 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1171*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x41 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1172*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x42 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1173*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x42 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1174*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x43 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1175*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x43 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1176*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x44 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1177*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x44 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1178*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x45 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1179*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x45 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1180*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x46 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1181*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x46 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1182*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x47 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1183*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x47 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1184*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x50 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1185*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x51 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1186*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x51 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1187*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x52 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1188*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x52 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1189*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x53 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1190*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x53 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1191*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x54 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1192*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x54 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1193*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x55 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1194*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x55 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1195*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x56 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1196*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x56 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1197*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x57 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1198*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x57 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1199*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x51 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1200*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x51 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1201*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x52 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1202*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x52 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1203*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x53 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1204*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x53 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1205*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x50 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1206*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x51 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1207*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x51 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1208*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x54 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1209*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x54 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1210*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x55 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1211*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x55 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1212*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x56 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1213*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x56 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1214*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x57 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1215*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x57 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1216*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x51 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1217*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x51 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1218*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x60 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1219*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x60 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1220*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x60 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1221*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x60 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1222*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x61 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1223*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x61 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1224*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x61 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1225*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x61 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1226*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x62 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1227*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x62 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1228*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x62 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1229*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x62 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1230*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x63 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1231*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x63 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1232*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x63 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1233*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x63 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1234*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x64 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1235*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x64 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1236*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x64 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1237*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x64 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1238*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x65 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1239*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x65 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1240*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x65 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1241*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x65 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1242*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x66 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1243*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x66 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1244*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x66 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1245*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x66 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1246*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x67 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1247*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x67 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1248*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x67 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1249*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x67 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1250*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x70 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1251*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x70 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1252*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x74 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1253*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x74 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1254*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x74 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1255*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x74 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1256*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x75 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1257*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x75 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1258*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x75 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1259*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x75 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1260*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x76 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1261*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x76 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1262*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x76 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1263*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x76 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1264*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x77 no_refining_prefix
|
|
inum=1265*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x70 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1266*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x70 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1267*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x70 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM() UIMM8()
|
|
inum=1268*/ xed3_capture_chain_IGNORE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x70 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() UIMM8()
|
|
inum=1269*/ xed3_capture_chain_IGNORE66_UIMM8,
|
|
/*
|
|
0x0F 0x70 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM() UIMM8()
|
|
inum=1270*/ xed3_capture_chain_IGNORE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x70 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() UIMM8()
|
|
inum=1271*/ xed3_capture_chain_IGNORE66_UIMM8,
|
|
/*
|
|
0x0F 0x90 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1272*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x90 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1273*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x91 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1274*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x91 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1275*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x92 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1276*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x92 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1277*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x93 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1278*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x93 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1279*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x94 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1280*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x94 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1281*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x95 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1282*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x95 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1283*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x96 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1284*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x96 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1285*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x97 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1286*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x97 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1287*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA2
|
|
inum=1288*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xB0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=1289*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=1290*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=1291*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1292*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xB1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=1293*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1294*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xB2 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1295*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB4 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1296*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1297*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1298*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB6 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1299*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xB7 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1300*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB7 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1301*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=1302*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() lock_prefix
|
|
inum=1303*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=1304*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1305*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() nolock_prefix
|
|
inum=1306*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1307*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC2 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1308*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC2 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1309*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xC3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=1310*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 norexw_prefix MODRM()
|
|
inum=1311*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=1312*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC4 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1313*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC4 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1314*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xC4 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1315*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC4 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1316*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xC5 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1317*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xC5 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1318*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xC6 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1319*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC6 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1320*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xC2 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM() UIMM8()
|
|
inum=1321*/ xed3_capture_chain_IGNORE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC2 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() UIMM8()
|
|
inum=1322*/ xed3_capture_chain_IGNORE66_UIMM8,
|
|
/*
|
|
0x0F 0xC2 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1323*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC2 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1324*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xC6 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1325*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC6 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1326*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0xC2 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM() UIMM8()
|
|
inum=1327*/ xed3_capture_chain_IGNORE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xC2 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() UIMM8()
|
|
inum=1328*/ xed3_capture_chain_IGNORE66_UIMM8,
|
|
/*
|
|
0x0F 0xD4 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1329*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD4 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1330*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD4 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1331*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD4 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1332*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD5 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1333*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD5 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1334*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD5 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1335*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD5 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1336*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD7 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1337*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD7 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1338*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD0 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1339*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD0 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1340*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD6 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1341*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0xD0 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1342*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0xD0 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1343*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0xD6 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1344*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0xE0 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1345*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE0 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1346*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE0 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1347*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE0 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1348*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE3 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1349*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE3 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1350*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE3 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1351*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE3 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1352*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE4 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1353*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE4 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1354*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE4 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1355*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE4 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1356*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE5 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1357*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE5 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1358*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE5 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1359*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE5 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1360*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE7 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1361*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE6 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1362*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE6 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1363*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE7 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1364*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE6 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1365*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0xE6 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1366*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0xE6 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1367*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0xE6 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1368*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0xF4 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1369*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF4 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1370*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF4 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1371*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF4 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1372*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xF5 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1373*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF5 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1374*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF5 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1375*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF5 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1376*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xF6 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1377*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF6 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1378*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF6 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1379*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF6 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1380*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xF7 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] OVERRIDE_SEG0()
|
|
inum=1381*/ xed3_capture_chain_OVERRIDE_SEG0,
|
|
/*
|
|
0x0F 0xF7 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() OVERRIDE_SEG0()
|
|
inum=1382*/ xed3_capture_chain_REFINING66_OVERRIDE_SEG0,
|
|
/*
|
|
0x0F 0xF0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM() f2_refining_prefix
|
|
inum=1383*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x08
|
|
inum=1384*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFF MODE_SHORT_UD0=1
|
|
inum=1385*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFF MODE_SHORT_UD0=0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1386*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFF MODE_SHORT_UD0=0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1387*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xB9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1388*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1389*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0B
|
|
inum=1390*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x28 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1391*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x28 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1392*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x29 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1393*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x29 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1394*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2A no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1395*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2A no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1396*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2B no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1397*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2C no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1398*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2C no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1399*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2D no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1400*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2D no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1401*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1402*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1403*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2F no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1404*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2F no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1405*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2A f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1406*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2A f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1407*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2A f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1408*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2A f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1409*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2C f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1410*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2C f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1411*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2C f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1412*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2C f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1413*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2D f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1414*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2D f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1415*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2D f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1416*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2D f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1417*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x28 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1418*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x28 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1419*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x29 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1420*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x29 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1421*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2A osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1422*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2A osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1423*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2B osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1424*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2C osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1425*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2C osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1426*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2D osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1427*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2D osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1428*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1429*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1430*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2F osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1431*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x2F osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1432*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x2A f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1433*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2A f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1434*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2A f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1435*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2A f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1436*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2C f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1437*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2C f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1438*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2C f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1439*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2C f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1440*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2D f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix MODRM()
|
|
inum=1441*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2D f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() norexw_prefix
|
|
inum=1442*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x2D f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix MODRM()
|
|
inum=1443*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x2D f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66() rexw_prefix
|
|
inum=1444*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x48 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1445*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x48 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1446*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x49 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1447*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x49 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1448*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1449*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1450*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1451*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1452*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4C MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1453*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4C MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1454*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4D MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1455*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4D MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1456*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4E MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1457*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4E MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1458*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x4F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1459*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x4F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1460*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x58 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1461*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x58 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1462*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x59 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1463*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x59 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1464*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5A no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1465*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5A no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1466*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5B no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1467*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5B no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1468*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5C no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1469*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5C no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1470*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5D no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1471*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5D no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1472*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1473*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1474*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x5F no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1475*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x5F no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1476*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x58 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1477*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x58 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1478*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x59 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1479*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x59 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1480*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5A f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1481*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5A f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1482*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5B f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1483*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5B f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1484*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5C f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1485*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5C f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1486*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5D f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1487*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5D f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1488*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5E f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1489*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5E f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1490*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5F f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1491*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5F f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1492*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x58 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1493*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x58 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1494*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x59 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1495*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x59 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1496*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5A osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1497*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5A osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1498*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5B osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1499*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5B osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1500*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5C osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1501*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5C osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1502*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5D osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1503*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5D osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1504*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1505*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1506*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x5F osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1507*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x5F osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1508*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x58 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1509*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x58 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1510*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x59 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1511*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x59 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1512*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5A f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1513*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5A f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1514*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5C f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1515*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5C f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1516*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5D f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1517*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5D f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1518*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5E f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1519*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5E f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1520*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x5F f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1521*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x5F f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1522*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x68 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1523*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x68 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1524*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x68 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1525*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x68 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1526*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x69 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1527*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x69 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1528*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x69 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1529*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x69 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1530*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6A no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1531*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6A no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1532*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6A osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1533*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6A osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1534*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6B no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1535*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6B no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1536*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6B osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1537*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6B osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1538*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 norexw_prefix MODRM()
|
|
inum=1539*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() mode64 norexw_prefix
|
|
inum=1540*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() not64 MODRM()
|
|
inum=1541*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() not64
|
|
inum=1542*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 norexw_prefix MODRM()
|
|
inum=1543*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() mode64 norexw_prefix
|
|
inum=1544*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() not64 MODRM()
|
|
inum=1545*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() not64
|
|
inum=1546*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 norexw_prefix MODRM()
|
|
inum=1547*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 norexw_prefix
|
|
inum=1548*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=1549*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64
|
|
inum=1550*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 norexw_prefix MODRM()
|
|
inum=1551*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 norexw_prefix
|
|
inum=1552*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM()
|
|
inum=1553*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64
|
|
inum=1554*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 rexw_prefix MODRM()
|
|
inum=1555*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() mode64 rexw_prefix
|
|
inum=1556*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 rexw_prefix MODRM()
|
|
inum=1557*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() mode64 rexw_prefix
|
|
inum=1558*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD6 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1559*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD6 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1560*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7E f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1561*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x7E f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1562*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=1563*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 rexw_prefix
|
|
inum=1564*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 rexw_prefix MODRM()
|
|
inum=1565*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x7E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 rexw_prefix
|
|
inum=1566*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6F no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1567*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x6F no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1568*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x7F no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1569*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x7F no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1570*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x6C osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1571*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6C osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1572*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6D osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1573*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6D osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1574*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6F f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1575*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x6F f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1576*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x7F f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1577*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x7F f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1578*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x78 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 MODRM() CR_WIDTH()
|
|
inum=1579*/ xed3_capture_chain_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x78 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 CR_WIDTH()
|
|
inum=1580*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x78 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM() CR_WIDTH()
|
|
inum=1581*/ xed3_capture_chain_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x78 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64 CR_WIDTH()
|
|
inum=1582*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x79 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] mode64 MODRM() CR_WIDTH()
|
|
inum=1583*/ xed3_capture_chain_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x79 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 CR_WIDTH()
|
|
inum=1584*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x79 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] not64 MODRM() CR_WIDTH()
|
|
inum=1585*/ xed3_capture_chain_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x79 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64 CR_WIDTH()
|
|
inum=1586*/ xed3_capture_chain_CR_WIDTH,
|
|
/*
|
|
0x0F 0x7C osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1587*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7C osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1588*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7D osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1589*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7D osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1590*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7F osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1591*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x7F osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1592*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x6F osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1593*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x6F osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1594*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x7C f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1595*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x7C f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1596*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x7D f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] IGNORE66() MODRM()
|
|
inum=1597*/ xed3_capture_chain_IGNORE66_MODRM,
|
|
/*
|
|
0x0F 0x7D f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] IGNORE66()
|
|
inum=1598*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x98 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1599*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x98 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1600*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x99 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1601*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x99 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1602*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1603*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9A MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1604*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9B MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1605*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9B MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1606*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9C MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1607*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9C MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1608*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9D MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1609*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9D MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1610*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9E MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1611*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9E MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1612*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x9F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1613*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x9F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1614*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAA
|
|
inum=1615*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAC MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1616*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xAC MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1617*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xAD MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1618*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAD MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1619*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA4 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1620*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0xA4 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1621*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0xA5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1622*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xA5 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1623*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBE MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1624*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBE MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1625*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBF MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1626*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBF MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1627*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0b1100_1 SRM[rrr]
|
|
inum=1628*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD8 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1629*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD8 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1630*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD8 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1631*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD8 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1632*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xD9 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1633*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xD9 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1634*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xD9 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1635*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xD9 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1636*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDA no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1637*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDA no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1638*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDA osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1639*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDA osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1640*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDB no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1641*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDB no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1642*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDB osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1643*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDB osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1644*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDC no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1645*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDC no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1646*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDC osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1647*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDC osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1648*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDD no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1649*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDD no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1650*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDD osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1651*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDD osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1652*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDE no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1653*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDE no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1654*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDE osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1655*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDE osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1656*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xDF no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1657*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xDF no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1658*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xDF osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1659*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xDF osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1660*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE8 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1661*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE8 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1662*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE8 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1663*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE8 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1664*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xE9 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1665*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xE9 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1666*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xE9 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1667*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xE9 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1668*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xEA no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1669*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xEA no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1670*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xEA osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1671*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xEA osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1672*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xEB no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1673*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xEB no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1674*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xEB osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1675*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xEB osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1676*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xEC no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1677*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xEC no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1678*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xEC osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1679*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xEC osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1680*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xED no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1681*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xED no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1682*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xED osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1683*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xED osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1684*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xEE no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1685*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xEE no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1686*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xEE osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1687*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xEE osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1688*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xEF no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1689*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xEF no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1690*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xEF osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1691*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xEF osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1692*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xF8 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1693*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF8 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1694*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF8 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1695*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF8 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1696*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xF9 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1697*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xF9 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1698*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xF9 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1699*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xF9 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1700*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xFA no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1701*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFA no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1702*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFA osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1703*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xFA osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1704*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xFB no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1705*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFB no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1706*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFB osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1707*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xFB osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1708*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xFC no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1709*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFC no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1710*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFC osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1711*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xFC osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1712*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xFD no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1713*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFD no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1714*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFD osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1715*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xFD osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1716*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xFE no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1717*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xFE no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1718*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xFE osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1719*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xFE osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1720*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x01 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1721*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x01 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1722*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x01 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1723*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x01 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1724*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x02 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1725*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x02 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1726*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x02 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1727*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x02 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1728*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x03 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1729*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x03 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1730*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x03 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1731*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x03 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1732*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x05 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1733*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x05 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1734*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x05 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1735*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x05 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1736*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x06 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1737*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x06 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1738*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x06 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1739*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x06 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1740*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x07 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1741*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x07 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1742*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x07 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1743*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x07 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1744*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x04 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1745*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x04 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1746*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x04 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1747*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x04 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1748*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x0B no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1749*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x0B no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1750*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x0B osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1751*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x0B osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1752*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x00 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1753*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x00 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1754*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x00 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1755*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x00 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1756*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x08 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1757*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x08 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1758*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x08 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1759*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x08 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1760*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x09 no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1761*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x09 no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1762*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x09 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1763*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x09 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1764*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x0A no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1765*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x0A no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1766*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x0A osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1767*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x0A osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1768*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x3A 0x0F no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1769*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0F no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1770*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0F osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1771*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0F osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1772*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x1C no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1773*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1C no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1774*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x1C osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1775*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1C osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1776*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x1D no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1777*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1D no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1778*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x1D osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1779*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1D osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1780*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x1E no_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1781*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1E no_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1782*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x1E osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1783*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x1E osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1784*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0xB8 f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1785*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xB8 f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1786*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x37 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1787*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x37 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1788*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xF0 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1789*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF0 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1790*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xF1 f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1791*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF1 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1792*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x3A 0x0D osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1793*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0D osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1794*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0C osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1795*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0C osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1796*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x15 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1797*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x15 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1798*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x14 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1799*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x14 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1800*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x29 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1801*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x29 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1802*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x3A 0x41 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1803*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x41 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1804*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x40 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1805*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x40 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1806*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x2A osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1807*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x3A 0x17 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1808*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x17 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1809*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x21 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1810*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x21 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1811*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x42 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1812*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x42 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1813*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x2B osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1814*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x2B osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1815*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x3A 0x0E osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1816*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0E osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1817*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x10 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1818*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x10 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1819*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x3A 0x14 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1820*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x14 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1821*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x15 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1822*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x15 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1823*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x16 osz_refining_prefix REFINING66() rexw_prefix mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1824*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x16 osz_refining_prefix REFINING66() rexw_prefix mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1825*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x16 osz_refining_prefix REFINING66() norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1826*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x16 osz_refining_prefix REFINING66() norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1827*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x20 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1828*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x20 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1829*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x22 osz_refining_prefix REFINING66() norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1830*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x22 osz_refining_prefix REFINING66() norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1831*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x22 osz_refining_prefix REFINING66() rexw_prefix mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1832*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x22 osz_refining_prefix REFINING66() rexw_prefix mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1833*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x09 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1834*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x09 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1835*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x08 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1836*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x08 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1837*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0B osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1838*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0B osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1839*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0A osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1840*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x0A osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1841*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x17 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1842*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x17 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1843*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x41 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1844*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x41 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1845*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3C osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1846*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3C osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1847*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3D osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1848*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3D osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1849*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3F osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1850*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3F osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1851*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3E osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1852*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3E osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1853*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x38 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1854*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x38 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1855*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x39 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1856*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x39 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1857*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3B osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1858*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3B osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1859*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x3A osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1860*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x3A osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1861*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x40 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1862*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x40 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1863*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x28 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1864*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x28 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1865*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x20 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1866*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x20 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1867*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x21 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1868*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x21 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1869*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x22 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1870*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x22 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1871*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x23 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1872*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x23 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1873*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x24 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1874*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x24 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1875*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x25 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1876*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x25 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1877*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x30 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1878*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x30 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1879*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x31 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1880*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x31 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1881*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x32 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1882*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x32 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1883*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x33 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1884*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x33 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1885*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x34 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1886*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x34 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1887*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0x35 osz_refining_prefix REFINING66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1888*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0x35 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=1889*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1890*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1891*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1892*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1893*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1894*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x61 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1895*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1896*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1897*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1898*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1899*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1900*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x63 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1901*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1902*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1903*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1904*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1905*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1906*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x60 osz_refining_prefix IMMUNE66() mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1907*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x62 osz_refining_prefix IMMUNE66() MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=1908*/ xed3_capture_chain_IMMUNE66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x62 osz_refining_prefix IMMUNE66() MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=1909*/ xed3_capture_chain_IMMUNE66_UIMM8,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b000] no_refining_prefix
|
|
inum=1910*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b001] no_refining_prefix
|
|
inum=1911*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b100] RM[nnn] no_refining_prefix norexw_prefix MODRM()
|
|
inum=1912*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b101] RM[nnn] no_refining_prefix norexw_prefix MODRM()
|
|
inum=1913*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b100] RM[nnn] no_refining_prefix rexw_prefix MODRM()
|
|
inum=1914*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b101] RM[nnn] no_refining_prefix rexw_prefix MODRM()
|
|
inum=1915*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF0 not_refining MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1916*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF1 not_refining MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=1917*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x37 no_refining_prefix
|
|
inum=1918*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x3A 0xDF osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1919*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0xDF osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1920*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x38 0xDC osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1921*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xDC osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1922*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDD osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1923*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xDD osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1924*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDE osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1925*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xDE osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1926*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDF osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1927*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xDF osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1928*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDB osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66()
|
|
inum=1929*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x38 0xDB osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM()
|
|
inum=1930*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x3A 0x44 osz_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] REFINING66() UIMM8()
|
|
inum=1931*/ xed3_capture_chain_REFINING66_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0x44 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() MODRM() UIMM8()
|
|
inum=1932*/ xed3_capture_chain_REFINING66_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x38 0x80 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 MODRM() CR_WIDTH()
|
|
inum=1933*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x38 0x80 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() not64 MODRM() CR_WIDTH()
|
|
inum=1934*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x38 0x81 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 MODRM() CR_WIDTH()
|
|
inum=1935*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x38 0x81 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() not64 MODRM() CR_WIDTH()
|
|
inum=1936*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM()
|
|
inum=1937*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=1938*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=1939*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=1940*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=1941*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=1942*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=1943*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b000] RM[0b000] not_refining
|
|
inum=1944*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b000] RM[0b000] f3_refining_prefix
|
|
inum=1945*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b001] RM[0b000] f3_refining_prefix
|
|
inum=1946*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b010] RM[0b000] f3_refining_prefix
|
|
inum=1947*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b011] RM[0b000] f3_refining_prefix
|
|
inum=1948*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b100] RM[0b000] f3_refining_prefix
|
|
inum=1949*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA7 MOD[0b11] REG[0b101] RM[0b000] f3_refining_prefix
|
|
inum=1950*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA6 MOD[0b11] REG[0b001] RM[0b000] f3_refining_prefix
|
|
inum=1951*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA6 MOD[0b11] REG[0b010] RM[0b000] f3_refining_prefix
|
|
inum=1952*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA6 MOD[0b11] REG[0b000] RM[0b000] f3_refining_prefix eamode16
|
|
inum=1953*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xA6 MOD[0b11] REG[0b000] RM[0b000] f3_refining_prefix eamode32
|
|
inum=1954*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0E
|
|
inum=1955*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x0C
|
|
inum=1956*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x0C
|
|
inum=1957*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x0D
|
|
inum=1958*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x0D
|
|
inum=1959*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x1C
|
|
inum=1960*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x1C
|
|
inum=1961*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x1D
|
|
inum=1962*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x1D
|
|
inum=1963*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x8A
|
|
inum=1964*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x8A
|
|
inum=1965*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x8E
|
|
inum=1966*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x8E
|
|
inum=1967*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x90
|
|
inum=1968*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x90
|
|
inum=1969*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x94
|
|
inum=1970*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x94
|
|
inum=1971*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x96
|
|
inum=1972*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x96
|
|
inum=1973*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x97
|
|
inum=1974*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x97
|
|
inum=1975*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x9A
|
|
inum=1976*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x9A
|
|
inum=1977*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0x9E
|
|
inum=1978*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0x9E
|
|
inum=1979*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xA0
|
|
inum=1980*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xA0
|
|
inum=1981*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xA4
|
|
inum=1982*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xA4
|
|
inum=1983*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xA6
|
|
inum=1984*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xA6
|
|
inum=1985*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xA7
|
|
inum=1986*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xA7
|
|
inum=1987*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xAA
|
|
inum=1988*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xAA
|
|
inum=1989*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xAE
|
|
inum=1990*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xAE
|
|
inum=1991*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xB0
|
|
inum=1992*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xB0
|
|
inum=1993*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xB4
|
|
inum=1994*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xB4
|
|
inum=1995*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xB6
|
|
inum=1996*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xB6
|
|
inum=1997*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xB7
|
|
inum=1998*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xB7
|
|
inum=1999*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xBB
|
|
inum=2000*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xBB
|
|
inum=2001*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() 0xBF
|
|
inum=2002*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] 0xBF
|
|
inum=2003*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x05 not64 IGNORE66()
|
|
inum=2004*/ xed3_capture_chain_IGNORE66,
|
|
/*
|
|
0x0F 0x07 not64
|
|
inum=2005*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b000]
|
|
inum=2006*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b001]
|
|
inum=2007*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b010]
|
|
inum=2008*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b011]
|
|
inum=2009*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b100]
|
|
inum=2010*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b101]
|
|
inum=2011*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b110]
|
|
inum=2012*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b011] RM[0b111]
|
|
inum=2013*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x78 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[0b000] RM[nnn] UIMM8() UIMM8_1()
|
|
inum=2014*/ xed3_capture_chain_REFINING66_UIMM8_UIMM8_1,
|
|
/*
|
|
0x0F 0x79 osz_refining_prefix REFINING66() MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2015*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x78 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8() UIMM8_1()
|
|
inum=2016*/ xed3_capture_chain_UIMM8_UIMM8_1,
|
|
/*
|
|
0x0F 0x79 f2_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2017*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x2B f2_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2018*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x2B f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2019*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b100]
|
|
inum=2020*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b010] no_refining_prefix not64 eamode32
|
|
inum=2021*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b010] no_refining_prefix not64 eamode16
|
|
inum=2022*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b010] no_refining_prefix mode64 eamode64
|
|
inum=2023*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b010] no_refining_prefix mode64 eamode32
|
|
inum=2024*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b011] no_refining_prefix
|
|
inum=2025*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b010] f3_refining_prefix
|
|
inum=2026*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b101]
|
|
inum=2027*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b111] f3_refining_prefix mode64
|
|
inum=2028*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b111] f2_refining_prefix
|
|
inum=2029*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b110] f3_refining_prefix mode64
|
|
inum=2030*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b110] f2_refining_prefix mode64
|
|
inum=2031*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b110] no_refining_prefix eamode32
|
|
inum=2032*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b110] no_refining_prefix eamode64
|
|
inum=2033*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b111] RM[0b111] no_refining_prefix
|
|
inum=2034*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2035*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2036*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f3_refining_prefix mode64
|
|
inum=2037*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f3_refining_prefix not64
|
|
inum=2038*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f2_refining_prefix
|
|
inum=2039*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f2_refining_prefix mode64
|
|
inum=2040*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f2_refining_prefix not64
|
|
inum=2041*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f2_refining_prefix
|
|
inum=2042*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f2_refining_prefix mode64
|
|
inum=2043*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD=3 REG[rrr] RM[nnn] f2_refining_prefix not64
|
|
inum=2044*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix REFINING66()
|
|
inum=2045*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode16 eamode32
|
|
inum=2046*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode32 eamode32
|
|
inum=2047*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode64
|
|
inum=2048*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix REFINING66()
|
|
inum=2049*/ xed3_capture_chain_REFINING66,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode16 eamode32
|
|
inum=2050*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode32 eamode32
|
|
inum=2051*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix REFINING66() mode64
|
|
inum=2052*/ xed3_capture_chain_MODRM_REFINING66,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix not64 eamode32
|
|
inum=2053*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=0 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2054*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=1 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2055*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1A MPXMODE=1 MOD[mm] MOD=2 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2056*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix not64 eamode32
|
|
inum=2057*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD=0 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2058*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD=1 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2059*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1B MPXMODE=1 MOD[mm] MOD=2 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64
|
|
inum=2060*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b110] RM[nnn] f3_refining_prefix MODRM()
|
|
inum=2061*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b011] f3_refining_prefix CET=1
|
|
inum=2062*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b111] RM[0b010] f3_refining_prefix CET=1
|
|
inum=2063*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b101] RM[nnn] f3_refining_prefix W0
|
|
inum=2064*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b101] RM[nnn] f3_refining_prefix W1 mode64
|
|
inum=2065*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b001] RM[nnn] f3_refining_prefix W0 CET=1
|
|
inum=2066*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1E MOD[0b11] MOD=3 REG[0b001] RM[nnn] f3_refining_prefix W1 mode64 CET=1
|
|
inum=2067*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2068*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b010] f3_refining_prefix
|
|
inum=2069*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b000] f3_refining_prefix
|
|
inum=2070*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix W0
|
|
inum=2071*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix W1 mode64
|
|
inum=2072*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix W0
|
|
inum=2073*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix W1 mode64
|
|
inum=2074*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[0b11] MOD=3 REG[0b110] RM[nnn] not_refining
|
|
inum=2075*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xC9 MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2076*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xC9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2077*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xCA MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2078*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xCA MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2079*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xC8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2080*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xC8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2081*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x3A 0xCC MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix UIMM8()
|
|
inum=2082*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0xCC MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix UIMM8()
|
|
inum=2083*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x38 0xCC MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2084*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xCC MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2085*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xCD MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2086*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xCD MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2087*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xCB MOD[0b11] MOD=3 REG[rrr] RM[nnn] no_refining_prefix
|
|
inum=2088*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xCB MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix
|
|
inum=2089*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b110] RM[nnn] no_refining_prefix norexw_prefix MODRM()
|
|
inum=2090*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b110] RM[nnn] no_refining_prefix rexw_prefix MODRM()
|
|
inum=2091*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() norexw_prefix no_refining_prefix
|
|
inum=2092*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM() rexw_prefix no_refining_prefix
|
|
inum=2093*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() norexw_prefix no_refining_prefix
|
|
inum=2094*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() rexw_prefix no_refining_prefix
|
|
inum=2095*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() norexw_prefix no_refining_prefix
|
|
inum=2096*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() rexw_prefix no_refining_prefix
|
|
inum=2097*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b111] RM[nnn] osz_refining_prefix REFINING66() MODRM()
|
|
inum=2098*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0xC7 MOD[0b11] MOD=3 REG[0b111] RM[nnn] not_refining
|
|
inum=2099*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b000] RM[nnn] mode64 f3_refining_prefix
|
|
inum=2100*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b001] RM[nnn] mode64 f3_refining_prefix
|
|
inum=2101*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b010] RM[nnn] mode64 f3_refining_prefix
|
|
inum=2102*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b011] RM[nnn] mode64 f3_refining_prefix
|
|
inum=2103*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b010] no_refining_prefix
|
|
inum=2104*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b011] no_refining_prefix
|
|
inum=2105*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b111] no_refining_prefix
|
|
inum=2106*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b111] no_refining_prefix
|
|
inum=2107*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC7 MOD[0b11] MOD=3 REG[0b111] RM[nnn] f3_refining_prefix not64
|
|
inum=2108*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC7 MOD[0b11] MOD=3 REG[0b111] RM[nnn] f3_refining_prefix mode64
|
|
inum=2109*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b100] RM[nnn] f3_refining_prefix no66_prefix
|
|
inum=2110*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b100] RM[nnn] f3_refining_prefix no66_prefix MODRM()
|
|
inum=2111*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix not64
|
|
inum=2112*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix mode64
|
|
inum=2113*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix norexw_prefix
|
|
inum=2114*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() no_refining_prefix mode64 rexw_prefix
|
|
inum=2115*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b110] RM[nnn] osz_refining_prefix
|
|
inum=2116*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b110] RM[nnn] f3_refining_prefix
|
|
inum=2117*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[0b11] MOD=3 REG[0b110] RM[nnn] f2_refining_prefix
|
|
inum=2118*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x1C MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() no_refining_prefix CLDEMOTE=1
|
|
inum=2119*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b000] no_refining_prefix
|
|
inum=2120*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBC refining_f3 TZCNT=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2121*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBC refining_f3 TZCNT=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2122*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBC not_refining_f3 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2123*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBC not_refining_f3 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2124*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBC refining_f3 TZCNT=0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2125*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBC refining_f3 TZCNT=0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2126*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b100] no_refining_prefix
|
|
inum=2127*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0x82 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() mode64 MODRM() CR_WIDTH()
|
|
inum=2128*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0x38 0x82 osz_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] REFINING66() not64 MODRM() CR_WIDTH()
|
|
inum=2129*/ xed3_capture_chain_REFINING66_MODRM_CR_WIDTH,
|
|
/*
|
|
0x0F 0xBD f3_refining_prefix LZCNT=1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2130*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBD f3_refining_prefix LZCNT=1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2131*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBD not_refining_f3 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2132*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBD not_refining_f3 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2133*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xBD refining_f3 LZCNT=0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2134*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0xBD refining_f3 LZCNT=0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2135*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC7 MOD[0b11] MOD=3 REG[0b111] RM[0b000] BRDISPz()
|
|
inum=2136*/ xed3_capture_chain_BRDISPz,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b101] no_refining_prefix
|
|
inum=2137*/ xed3_capture_nt_nop,
|
|
/*
|
|
0xC6 MOD[0b11] MOD=3 REG[0b111] RM[0b000] UIMM8()
|
|
inum=2138*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b010] RM[0b110] no_refining_prefix
|
|
inum=2139*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix W0 IMMUNE66()
|
|
inum=2140*/ xed3_capture_chain_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix W0 IMMUNE66()
|
|
inum=2141*/ xed3_capture_chain_MODRM_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix W1 IMMUNE66() mode64
|
|
inum=2142*/ xed3_capture_chain_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix W1 IMMUNE66() mode64
|
|
inum=2143*/ xed3_capture_chain_MODRM_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[0b11] MOD=3 REG[rrr] RM[nnn] refining_f3 W0 IMMUNE66()
|
|
inum=2144*/ xed3_capture_chain_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() refining_f3 W0 IMMUNE66()
|
|
inum=2145*/ xed3_capture_chain_MODRM_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[0b11] MOD=3 REG[rrr] RM[nnn] refining_f3 W1 IMMUNE66() mode64
|
|
inum=2146*/ xed3_capture_chain_IMMUNE66,
|
|
/*
|
|
0x0F 0x38 0xF6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() refining_f3 W1 IMMUNE66() mode64
|
|
inum=2147*/ xed3_capture_chain_MODRM_IMMUNE66,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b110] no_refining_prefix
|
|
inum=2148*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b111] no_refining_prefix
|
|
inum=2149*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xAE MOD[mm] MOD!=3 REG[0b110] RM[nnn] osz_refining_prefix REFINING66() MODRM()
|
|
inum=2150*/ xed3_capture_chain_REFINING66_MODRM,
|
|
/*
|
|
0x0F 0x0D MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=2151*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x09 WBNOINVD=0
|
|
inum=2152*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x09 WBNOINVD=1 REP!=3
|
|
inum=2153*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x09 WBNOINVD=1 f3_refining_prefix
|
|
inum=2154*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b101] no_refining_prefix not64
|
|
inum=2155*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b000] RM[0b101] no_refining_prefix mode64
|
|
inum=2156*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x3A 0xCF MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix UIMM8()
|
|
inum=2157*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0xCF MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix UIMM8()
|
|
inum=2158*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0xCE MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix UIMM8()
|
|
inum=2159*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x3A 0xCE MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix UIMM8()
|
|
inum=2160*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
0x0F 0x38 0xCF MOD[0b11] MOD=3 REG[rrr] RM[nnn] osz_refining_prefix
|
|
inum=2161*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xCF MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() osz_refining_prefix
|
|
inum=2162*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDD f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2163*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDF f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2164*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xD8 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2165*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xD8 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2166*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDC f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2167*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xDE f3_refining_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2168*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xD8 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2169*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xD8 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2170*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xFA MOD[0b11] MOD=3 REG[rrr] RM[nnn] f3_refining_prefix
|
|
inum=2171*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xFB MOD[0b11] MOD=3 REG[rrr] RM[nnn] f3_refining_prefix
|
|
inum=2172*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xDC f3_refining_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2173*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x3A 0xF0 MOD[0b11] MOD=3 REG[0b000] RM[0b000] f3_refining_prefix UIMM8()
|
|
inum=2174*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b110] f3_refining_prefix mode64
|
|
inum=2175*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0xC7 MOD[0b11] MOD=3 REG[0b110] RM[nnn] f3_refining_prefix mode64
|
|
inum=2176*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b111] f3_refining_prefix mode64
|
|
inum=2177*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b101] f3_refining_prefix mode64
|
|
inum=2178*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b100] f3_refining_prefix mode64
|
|
inum=2179*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x38 0xF8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f2_refining_prefix
|
|
inum=2180*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x38 0xF8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() f3_refining_prefix
|
|
inum=2181*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b001] f2_refining_prefix
|
|
inum=2182*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b000] f2_refining_prefix
|
|
inum=2183*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b101] RM[0b000] no_refining_prefix
|
|
inum=2184*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b111] osz_refining_prefix mode64
|
|
inum=2185*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b110] osz_refining_prefix mode64
|
|
inum=2186*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b101] osz_refining_prefix mode64
|
|
inum=2187*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b100] osz_refining_prefix mode64
|
|
inum=2188*/ xed3_capture_nt_nop,
|
|
/*
|
|
0x0F 0x01 MOD[0b11] MOD=3 REG[0b001] RM[0b100] osz_refining_prefix not64
|
|
inum=2189*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x85 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2190*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x85 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2191*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x86 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2192*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x86 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2193*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x87 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2194*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x87 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2195*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x95 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2196*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x95 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2197*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x96 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2198*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x96 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2199*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x97 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2200*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x97 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2201*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2202*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2203*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W1 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2204*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W1 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2205*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W0 VL256 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2206*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W0 VL256 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2207*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W1 VL256 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2208*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA2 VNP W1 VL256 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2209*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA3 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2210*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA3 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2211*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA3 VNP W1 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2212*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA3 VNP W1 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2213*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xA6 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2214*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xA6 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2215*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xB6 VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2216*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0xB6 VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2217*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xC0 VNP W0 VL128 NOVSR XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2218*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xC0 VNP W0 VL128 NOVSR XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2219*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0x90 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2220*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x90 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2221*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x90 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2222*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x90 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2223*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC1 VNP W0 VL128 NOVSR XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2224*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xC1 VNP W0 VL128 NOVSR XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2225*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0x91 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2226*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x91 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2227*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x91 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2228*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x91 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2229*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC2 VNP W0 VL128 NOVSR XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2230*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xC2 VNP W0 VL128 NOVSR XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2231*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0x92 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2232*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x92 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2233*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x92 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2234*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x92 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2235*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC3 VNP W0 VL128 NOVSR XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2236*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xC3 VNP W0 VL128 NOVSR XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2237*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0x93 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2238*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x93 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2239*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x93 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2240*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x93 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2241*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x8E VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2242*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x8E VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2243*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x8F VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2244*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x8F VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2245*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x9E VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2246*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x9E VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2247*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0x9F VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2248*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
XOPV 0x9F VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2249*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
XOPV 0xCC VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2250*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xCC VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2251*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xCD VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2252*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xCD VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2253*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xCE VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2254*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xCE VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2255*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xCF VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2256*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xCF VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2257*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xEC VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2258*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xEC VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2259*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xED VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2260*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xED VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2261*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xEE VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2262*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xEE VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2263*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0xEF VNP W0 VL128 XMAP8 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2264*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
XOPV 0xEF VNP W0 VL128 XMAP8 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2265*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
XOPV 0x80 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2266*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x80 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2267*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x80 VNP W0 VL256 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2268*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x80 VNP W0 VL256 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2269*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x81 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2270*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x81 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2271*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x81 VNP W0 VL256 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2272*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x81 VNP W0 VL256 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2273*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x82 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2274*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x82 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2275*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x83 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2276*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x83 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2277*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x94 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2278*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x94 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2279*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x94 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2280*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x94 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2281*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x95 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2282*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x95 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2283*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x95 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2284*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x95 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2285*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x96 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2286*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x96 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2287*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x96 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2288*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x96 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2289*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x97 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2290*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x97 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2291*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x97 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2292*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x97 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2293*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC1 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2294*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xC1 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2295*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC2 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2296*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xC2 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2297*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC3 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2298*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xC3 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2299*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC6 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2300*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xC6 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2301*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xC7 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2302*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xC7 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2303*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xD1 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2304*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xD1 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2305*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xD2 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2306*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xD2 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2307*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xD3 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2308*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xD3 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2309*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xD6 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2310*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xD6 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2311*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xD7 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2312*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xD7 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2313*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xE1 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2314*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xE1 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2315*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xE2 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2316*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xE2 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2317*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xE3 VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2318*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xE3 VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2319*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x98 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2320*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x98 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2321*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x98 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2322*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x98 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2323*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x99 VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2324*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x99 VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2325*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x99 VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2326*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x99 VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2327*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x9A VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2328*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x9A VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2329*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x9A VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2330*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x9A VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2331*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x9B VNP W0 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2332*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x9B VNP W0 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2333*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x9B VNP W1 VL128 XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2334*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x9B VNP W1 VL128 XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2335*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xCB VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2336*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xCB VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2337*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0xDB VNP W0 VL128 NOVSR XMAP9 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2338*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0xDB VNP W0 VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2339*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x10 VNP not64 VL128 NOVSR XMAPA MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM32()
|
|
inum=2340*/ xed3_capture_chain_MODRM_UIMM32,
|
|
/*
|
|
XOPV 0x10 VNP mode64 VL128 NOVSR XMAPA MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM32()
|
|
inum=2341*/ xed3_capture_chain_MODRM_UIMM32,
|
|
/*
|
|
XOPV 0x10 VNP not64 VL128 NOVSR XMAPA MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM32()
|
|
inum=2342*/ xed3_capture_chain_UIMM32,
|
|
/*
|
|
XOPV 0x10 VNP mode64 VL128 NOVSR XMAPA MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM32()
|
|
inum=2343*/ xed3_capture_chain_UIMM32,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=2344*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=2345*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=2346*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=2347*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=2348*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=2349*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=2350*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=2351*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=2352*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=2353*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=2354*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=2355*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=2356*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM()
|
|
inum=2357*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=2358*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b100] RM[nnn]
|
|
inum=2359*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=2360*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b101] RM[nnn] MODRM()
|
|
inum=2361*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=2362*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b101] RM[nnn]
|
|
inum=2363*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=2364*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=2365*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=2366*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=2367*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=2368*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b111] RM[nnn] MODRM()
|
|
inum=2369*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x01 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=2370*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x01 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b111] RM[nnn]
|
|
inum=2371*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x02 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=2372*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x02 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=2373*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x02 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=2374*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x02 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=2375*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x02 VNP not64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=2376*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x02 VNP mode64 VL128 XMAP9 MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM()
|
|
inum=2377*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
XOPV 0x02 VNP not64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=2378*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x02 VNP mode64 VL128 XMAP9 MOD[0b11] MOD=3 REG[0b110] RM[nnn]
|
|
inum=2379*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x12 VNP VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[0b000] RM[nnn]
|
|
inum=2380*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x12 VNP VL128 NOVSR XMAP9 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=2381*/ xed3_capture_nt_nop,
|
|
/*
|
|
XOPV 0x12 VNP VL128 XMAPA MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() UIMM32()
|
|
inum=2382*/ xed3_capture_chain_MODRM_UIMM32,
|
|
/*
|
|
XOPV 0x12 VNP VL128 XMAPA MOD[0b11] MOD=3 REG[0b000] RM[nnn] UIMM32()
|
|
inum=2383*/ xed3_capture_chain_UIMM32,
|
|
/*
|
|
XOPV 0x12 VNP VL128 XMAPA MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() UIMM32()
|
|
inum=2384*/ xed3_capture_chain_MODRM_UIMM32,
|
|
/*
|
|
XOPV 0x12 VNP VL128 XMAPA MOD[0b11] MOD=3 REG[0b001] RM[nnn] UIMM32()
|
|
inum=2385*/ xed3_capture_chain_UIMM32,
|
|
/*
|
|
VV1 0x5C V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2386*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2387*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2388*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2389*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2390*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2391*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2392*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5C V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2393*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2394*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2395*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2396*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2397*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2398*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2399*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2400*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5D V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2401*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2402*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2403*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2404*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2405*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2406*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2407*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2408*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5E V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2409*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2410*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2411*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2412*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2413*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2414*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2415*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2416*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x5F V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2417*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2418*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2419*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2420*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2421*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2422*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2423*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2424*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x68 V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2425*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2426*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2427*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2428*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2429*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2430*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2431*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2432*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x69 V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2433*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6A V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2434*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6A V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2435*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6A V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2436*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6A V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2437*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6B V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2438*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6B V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2439*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6B V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2440*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6B V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2441*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2442*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2443*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2444*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2445*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2446*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2447*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2448*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6C V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2449*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2450*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2451*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2452*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2453*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2454*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2455*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2456*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6D V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2457*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6E V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2458*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6E V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2459*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6E V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2460*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6E V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2461*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6F V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2462*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6F V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2463*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x6F V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2464*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x6F V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2465*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2466*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2467*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2468*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2469*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2470*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2471*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2472*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x78 V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2473*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2474*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2475*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2476*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2477*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2478*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2479*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2480*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x79 V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2481*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7A V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2482*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7A V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2483*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7A V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2484*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7A V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2485*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7B V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2486*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7B V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2487*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7B V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2488*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7B V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2489*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2490*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2491*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2492*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2493*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2494*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2495*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2496*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7C V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2497*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W0 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2498*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W0 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2499*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W1 VL128 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2500*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W1 VL128 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2501*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W0 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2502*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W0 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2503*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W1 VL256 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2504*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7D V66 W1 VL256 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2505*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7E V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2506*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7E V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2507*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7E V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2508*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7E V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2509*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7F V66 W0 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2510*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7F V66 W0 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2511*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x7F V66 W1 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2512*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x7F V66 W1 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2513*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL128 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2514*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL128 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2515*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL256 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2516*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL256 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2517*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL128 V66 V0F3A W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2518*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL128 V66 V0F3A W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2519*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL256 V66 V0F3A W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2520*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x48 VL256 V66 V0F3A W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2521*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL128 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2522*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL128 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2523*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL256 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2524*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL256 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2525*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL128 V66 V0F3A W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2526*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL128 V66 V0F3A W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2527*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL256 V66 V0F3A W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=2528*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x49 VL256 V66 V0F3A W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=2529*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x58 V66 VL128 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2530*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 V66 VL128 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2531*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 V66 VL256 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2532*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 V66 VL256 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2533*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VNP VL128 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2534*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VNP VL128 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2535*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VNP VL256 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2536*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VNP VL256 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2537*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2538*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2539*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2540*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2541*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD0 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2542*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD0 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2543*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD0 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2544*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD0 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2545*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD0 VL128 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2546*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD0 VL128 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2547*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD0 VL256 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2548*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD0 VL256 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2549*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x54 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2550*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x54 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2551*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x54 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2552*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x54 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2553*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x54 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2554*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x54 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2555*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x54 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2556*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x54 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2557*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x55 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2558*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x55 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2559*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x55 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2560*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x55 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2561*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x55 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2562*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x55 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2563*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x55 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2564*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x55 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2565*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0D VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2566*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0D VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2567*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0D VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2568*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0D VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2569*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0C VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2570*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0C VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2571*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0C VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2572*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0C VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2573*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 V66 VL128 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2574*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 V66 VL128 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2575*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 V66 VL256 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2576*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 V66 VL256 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2577*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 VNP VL128 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2578*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 VNP VL128 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2579*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 VNP VL256 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2580*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 VNP VL256 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2581*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2582*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2583*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC2 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2584*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC2 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2585*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x2F V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2586*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2F V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2587*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2F VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2588*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2F VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2589*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2590*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2591*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2592*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2593*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2594*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL128 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2595*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL256 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2596*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL256 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2597*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL128 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2598*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL128 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2599*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL256 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2600*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL256 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2601*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2602*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2603*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE6 VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2604*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE6 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2605*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A V66 VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2606*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A V66 VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2607*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A V66 VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2608*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A V66 VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2609*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2610*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2611*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2612*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2613*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2614*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2615*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5B VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2616*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5B VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2617*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A VNP VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2618*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A VNP VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2619*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A VNP VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2620*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A VNP VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2621*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2622*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2623*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2624*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2625*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2626*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF2 V0F NOVSR mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2627*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2628*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2629*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2630*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2631*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2632*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF2 V0F NOVSR mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2633*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2634*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2635*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2636*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2637*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2638*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D VF3 V0F NOVSR mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2639*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2640*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2641*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2642*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2643*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2644*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C VF3 V0F NOVSR mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2645*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2646*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2647*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF2 V0F not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2648*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF2 V0F not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2649*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF2 V0F mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2650*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF2 V0F mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2651*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF2 V0F mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2652*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF2 V0F mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2653*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF3 V0F not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2654*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF3 V0F not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2655*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF3 V0F mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2656*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF3 V0F mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2657*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2A VF3 V0F mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2658*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A VF3 V0F mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2659*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2660*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5A VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2661*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2662*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2663*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2664*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2665*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VNP V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2666*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E VNP V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2667*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VNP V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2668*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E VNP V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2669*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2670*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2671*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2672*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5E VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2673*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x19 norexw_prefix VL256 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2674*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x19 norexw_prefix VL256 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2675*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x41 VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2676*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x41 VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2677*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x40 VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2678*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x40 VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2679*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x40 VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2680*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x40 VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2681*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x17 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2682*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x17 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2683*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x77 VNP V0F VL256 NOVSR
|
|
inum=2684*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x77 VNP V0F VL128 NOVSR
|
|
inum=2685*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7C VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2686*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7C VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2687*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7C VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2688*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7C VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2689*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7C VL128 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2690*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7C VL128 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2691*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7C VL256 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2692*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7C VL256 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2693*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7D VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2694*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7D VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2695*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7D VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2696*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7D VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2697*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7D VL128 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2698*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7D VL128 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2699*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7D VL256 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2700*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7D VL256 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2701*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0D VL128 V66 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2702*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0D VL128 V66 V0F38 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2703*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0D VL256 V66 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2704*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0D VL256 V66 V0F38 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2705*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x05 VL128 V66 V0F3A norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2706*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x05 VL128 V66 V0F3A norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2707*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x05 VL256 V66 V0F3A norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2708*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x05 VL256 V66 V0F3A norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2709*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0C VL128 V66 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2710*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0C VL128 V66 V0F38 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2711*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0C VL256 V66 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2712*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0C VL256 V66 V0F38 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2713*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x04 VL128 V66 V0F3A norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2714*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x04 VL128 V66 V0F3A norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2715*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x04 VL256 V66 V0F3A norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2716*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x04 VL256 V66 V0F3A norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2717*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x06 VL256 V66 V0F3A norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2718*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x06 VL256 V66 V0F3A norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2719*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x18 norexw_prefix VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2720*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x18 norexw_prefix VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2721*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x18 VL128 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2722*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x18 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2723*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x19 norexw_prefix VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2724*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x19 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2725*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1A norexw_prefix VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2726*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x18 norexw_prefix VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2727*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x18 norexw_prefix VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2728*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x21 VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2729*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x21 VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2730*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF0 VL128 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2731*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF0 VL256 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2732*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C V66 VL128 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2733*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2C V66 VL256 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2734*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2E V66 V0F38 VL128 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2735*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2E V66 V0F38 VL256 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2736*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D V66 VL128 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2737*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2D V66 VL256 V0F38 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2738*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2F V66 V0F38 VL128 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2739*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2F V66 V0F38 VL256 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2740*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x17 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2741*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x17 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2742*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x17 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2743*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x17 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2744*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0E VL128 V66 V0F38 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2745*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0E VL128 V66 V0F38 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2746*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0E VL256 V66 V0F38 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2747*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0E VL256 V66 V0F38 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2748*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0F VL128 V66 V0F38 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2749*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0F VL128 V66 V0F38 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2750*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0F VL256 V66 V0F38 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2751*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0F VL256 V66 V0F38 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2752*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2753*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2754*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2755*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2756*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F VNP V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2757*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F VNP V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2758*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F VNP V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2759*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F VNP V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2760*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2761*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2762*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2763*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5F VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2764*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2765*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2766*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2767*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2768*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D VNP V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2769*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D VNP V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2770*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D VNP V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2771*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D VNP V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2772*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2773*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2774*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5D VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2775*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5D VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2776*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2777*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2778*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2779*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2780*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2781*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2782*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2783*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2784*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2785*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL128 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2786*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2787*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL128 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2788*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL256 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2789*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL256 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2790*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL256 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2791*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL256 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2792*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F not64 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2793*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F not64 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2794*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F not64 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2795*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F not64 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2796*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F mode64 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2797*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F mode64 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2798*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F mode64 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2799*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F mode64 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2800*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F mode64 rexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2801*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6E VL128 V66 V0F mode64 rexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2802*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F mode64 rexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2803*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7E VL128 V66 V0F mode64 rexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2804*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7E VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2805*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7E VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2806*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD6 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2807*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD6 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2808*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL128 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2809*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x12 VL128 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2810*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL256 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2811*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x12 VL256 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2812*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6F VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2813*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6F VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2814*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7F VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2815*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7F VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2816*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6F VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2817*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6F VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2818*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7F VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2819*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7F VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2820*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6F VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2821*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6F VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2822*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6F VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2823*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6F VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2824*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7F VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2825*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7F VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2826*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x7F VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2827*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x7F VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2828*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x16 VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2829*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x16 VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2830*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x16 VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2831*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x16 VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2832*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2833*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x12 VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2834*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2835*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x12 VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2836*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEB VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2837*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEB VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2838*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEB VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2839*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEB VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2840*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDB VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2841*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDB VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2842*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDB VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2843*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDB VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2844*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDF VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2845*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDF VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2846*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDF VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2847*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDF VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2848*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEF VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2849*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEF VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2850*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEF VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2851*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEF VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2852*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1C V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2853*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1C V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2854*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1C VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2855*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1C VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2856*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1D V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2857*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1D V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2858*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1D VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2859*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1D VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2860*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1E V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2861*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1E V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2862*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1E VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2863*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x1E VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2864*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x41 V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2865*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x41 V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2866*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x70 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2867*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2868*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2869*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2870*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x70 VL128 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2871*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL128 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2872*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 VF3 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2873*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 VF3 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2874*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x70 VL128 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2875*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL128 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2876*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 VF2 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=2877*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x70 VL256 VF2 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=2878*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2879*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2880*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x63 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2881*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x63 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2882*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6B VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2883*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6B VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2884*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6B VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2885*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6B VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2886*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x67 V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2887*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x67 V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2888*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x67 V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2889*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x67 V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2890*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2B V66 V0F38 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2891*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B V66 V0F38 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2892*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2B V66 V0F38 VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2893*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B V66 V0F38 VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2894*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF1 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2895*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF1 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2896*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2897*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF1 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2898*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF1 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2899*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2900*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF2 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2901*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF2 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2902*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2903*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF2 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2904*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF2 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2905*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2906*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF3 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2907*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2908*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x73 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2909*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF3 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2910*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2911*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x73 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b110] RM[nnn] UIMM8()
|
|
inum=2912*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD1 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2913*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD1 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2914*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2915*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD1 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2916*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD1 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2917*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2918*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD2 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2919*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD2 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2920*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2921*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD2 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2922*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD2 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2923*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2924*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD3 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2925*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD3 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2926*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x73 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2927*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xD3 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2928*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD3 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2929*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x73 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b010] RM[nnn] UIMM8()
|
|
inum=2930*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xE1 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2931*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE1 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2932*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=2933*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xE1 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2934*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE1 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2935*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x71 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=2936*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xE2 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2937*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE2 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2938*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=2939*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xE2 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2940*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE2 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2941*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x72 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b100] RM[nnn] UIMM8()
|
|
inum=2942*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xFC VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2943*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFC VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2944*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFC VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2945*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFC VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2946*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFD VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2947*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFD VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2948*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFD VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2949*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFD VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2950*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFE VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2951*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFE VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2952*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFE VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2953*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFE VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2954*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD4 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2955*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD4 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2956*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD4 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2957*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD4 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2958*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEC VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2959*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEC VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2960*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEC VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2961*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEC VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2962*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xED VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2963*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xED VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2964*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xED VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2965*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xED VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2966*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDC VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2967*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDC VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2968*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDC VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2969*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDC VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2970*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDD VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2971*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDD VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2972*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDD VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2973*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDD VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2974*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE0 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2975*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE0 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2976*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE0 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2977*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE0 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2978*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE3 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2979*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE3 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2980*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE3 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2981*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE3 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2982*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x74 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2983*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x74 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2984*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x74 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2985*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x74 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2986*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x75 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2987*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x75 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2988*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x75 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2989*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x75 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2990*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x76 V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2991*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x76 V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2992*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x76 V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2993*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x76 V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2994*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2995*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2996*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x29 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2997*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x29 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=2998*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x64 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=2999*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x64 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3000*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x64 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3001*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x64 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3002*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x65 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3003*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x65 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3004*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x65 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3005*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x65 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3006*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x66 V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3007*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x66 V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3008*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x66 V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3009*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x66 V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3010*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x37 V66 V0F38 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3011*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x37 V66 V0F38 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3012*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x37 V66 V0F38 VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3013*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x37 V66 V0F38 VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3014*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x01 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3015*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x01 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3016*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x01 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3017*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x01 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3018*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x02 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3019*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x02 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3020*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x02 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3021*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x02 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3022*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x03 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3023*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x03 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3024*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x03 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3025*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x03 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3026*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x05 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3027*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x05 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3028*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x05 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3029*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x05 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3030*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x06 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3031*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x06 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3032*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x06 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3033*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x06 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3034*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x07 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3035*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x07 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3036*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x07 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3037*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x07 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3038*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE4 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3039*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE4 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3040*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE4 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3041*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE4 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3042*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0B VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3043*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0B VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3044*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0B VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3045*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0B VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3046*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE5 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3047*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE5 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3048*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE5 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3049*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE5 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3050*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD5 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3051*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD5 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3052*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD5 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3053*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD5 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3054*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x40 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3055*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x40 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3056*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x40 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3057*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x40 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3058*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF4 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3059*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF4 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3060*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF4 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3061*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF4 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3062*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3063*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3064*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x28 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3065*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x28 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3066*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3067*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF6 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3068*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3069*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF6 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3070*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x00 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3071*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x00 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3072*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x00 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3073*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x00 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3074*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x08 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3075*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x08 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3076*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x08 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3077*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x08 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3078*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x09 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3079*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x09 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3080*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x09 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3081*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x09 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3082*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0A VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3083*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0A VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3084*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0A VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3085*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x0A VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3086*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE8 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3087*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE8 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3088*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE8 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3089*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE8 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3090*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE9 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3091*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE9 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3092*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xE9 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3093*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE9 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3094*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD8 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3095*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD8 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3096*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD8 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3097*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD8 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3098*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD9 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3099*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD9 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3100*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD9 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3101*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xD9 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3102*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF8 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3103*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF8 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3104*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF8 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3105*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF8 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3106*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF9 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3107*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF9 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3108*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF9 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3109*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF9 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3110*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFA VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3111*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFA VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3112*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFA VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3113*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFA VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3114*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFB VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3115*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFB VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3116*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xFB VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3117*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xFB VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3118*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x68 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3119*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x68 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3120*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x68 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3121*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x68 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3122*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x69 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3123*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x69 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3124*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x69 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3125*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x69 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3126*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6A VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3127*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6A VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3128*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6A VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3129*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6A VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3130*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6D VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3131*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6D VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3132*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6D VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3133*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6D VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3134*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3135*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3136*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x60 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3137*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x60 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3138*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3139*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3140*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x61 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3141*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x61 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3142*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x62 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3143*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x62 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3144*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x62 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3145*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x62 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3146*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6C VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3147*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6C VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3148*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x6C VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3149*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x6C VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3150*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x73 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b011] RM[nnn] UIMM8()
|
|
inum=3151*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x73 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b011] RM[nnn] UIMM8()
|
|
inum=3152*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x73 VL128 V66 V0F MOD[0b11] MOD=3 REG[0b111] RM[nnn] UIMM8()
|
|
inum=3153*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x73 VL256 V66 V0F MOD[0b11] MOD=3 REG[0b111] RM[nnn] UIMM8()
|
|
inum=3154*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3155*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3156*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x0F VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3157*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0F VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3158*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0F VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3159*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0F VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3160*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0E VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3161*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0E VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3162*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0E VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3163*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0E VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3164*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x09 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3165*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x09 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3166*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x09 VL256 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3167*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x09 VL256 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3168*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x08 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3169*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x08 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3170*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x08 VL256 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3171*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x08 VL256 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3172*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3173*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0B V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3174*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x0A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3175*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x0A V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3176*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3177*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3178*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3179*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3180*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3181*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3182*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3183*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC6 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3184*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x53 VNP VL128 NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3185*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x53 VNP VL128 NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3186*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x53 VNP VL256 NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3187*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x53 VNP VL256 NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3188*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x53 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3189*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x53 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3190*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x52 VNP VL128 NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3191*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x52 VNP VL128 NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3192*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x52 VNP VL256 NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3193*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x52 VNP VL256 NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3194*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x52 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3195*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x52 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3196*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3197*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3198*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VL256 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3199*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3200*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VL128 VNP NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3201*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VL128 VNP NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3202*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VL256 VNP NOVSR V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3203*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VL256 VNP NOVSR V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3204*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3205*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3206*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3207*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3208*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x15 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3209*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x15 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3210*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x15 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3211*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x15 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3212*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x15 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3213*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x15 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3214*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x15 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3215*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x15 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3216*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3217*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3218*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3219*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3220*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3221*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3222*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3223*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3224*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3225*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3226*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5C VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3227*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3228*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3229*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3230*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3231*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3232*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3233*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3234*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3235*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3236*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3237*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3238*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3239*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3240*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x56 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3241*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x56 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3242*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x56 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3243*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x56 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3244*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x56 VNP V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3245*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x56 VNP V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3246*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x56 VNP V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3247*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x56 VNP V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3248*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3C VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3249*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3C VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3250*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3C VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3251*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3C VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3252*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEE VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3253*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEE VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3254*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEE VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3255*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEE VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3256*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3D VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3257*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3D VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3258*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3D VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3259*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3D VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3260*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDE VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3261*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDE VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3262*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDE VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3263*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDE VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3264*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3E VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3265*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3E VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3266*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3E VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3267*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3E VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3268*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3F VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3269*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3F VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3270*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3F VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3271*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3F VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3272*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x38 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3273*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x38 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3274*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x38 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3275*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x38 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3276*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEA VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3277*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEA VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3278*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xEA VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3279*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xEA VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3280*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x39 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3281*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x39 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3282*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x39 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3283*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x39 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3284*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDA VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3285*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDA VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3286*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDA VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3287*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDA VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3288*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3A V66 V0F38 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3289*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3A V66 V0F38 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3290*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3A V66 V0F38 VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3291*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3A V66 V0F38 VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3292*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3B V66 V0F38 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3293*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3B V66 V0F38 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3294*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x3B V66 V0F38 VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3295*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x3B V66 V0F38 VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3296*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3297*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3298*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3299*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3300*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x04 VL128 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3301*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x04 VL128 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3302*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x04 VL256 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3303*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x04 VL256 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3304*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x42 VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3305*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x42 VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3306*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x42 VL256 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3307*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x42 VL256 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3308*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x2E V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3309*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2E V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3310*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x2E VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3311*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2E VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3312*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x14 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3313*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x14 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3314*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x14 VL256 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3315*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x14 VL256 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3316*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x14 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3317*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x14 VL128 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3318*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x14 VL256 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3319*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x14 VL256 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3320*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x57 V66 V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3321*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x57 V66 V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3322*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x57 V66 V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3323*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x57 V66 V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3324*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x57 VNP V0F VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3325*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x57 VNP V0F VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3326*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x57 VNP V0F VL256 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3327*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x57 VNP V0F VL256 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3328*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 VF3 V0F MOD[mm] MOD!=3 NOVSR REG[rrr] RM[nnn] MODRM()
|
|
inum=3329*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3330*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 VF3 V0F MOD[mm] MOD!=3 NOVSR REG[rrr] RM[nnn] MODRM()
|
|
inum=3331*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 VF3 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3332*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 VF2 V0F MOD[mm] MOD!=3 NOVSR REG[rrr] RM[nnn] MODRM()
|
|
inum=3333*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3334*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 VF2 V0F MOD[mm] MOD!=3 NOVSR REG[rrr] RM[nnn] MODRM()
|
|
inum=3335*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3336*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 V66 VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3337*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 V66 VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3338*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 V66 VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3339*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 V66 VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3340*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 V66 VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3341*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 V66 VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3342*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 V66 VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3343*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 V66 VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3344*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 VNP VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3345*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 VNP VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3346*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 VNP VL128 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3347*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 VNP VL128 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3348*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x10 VNP VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3349*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x10 VNP VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3350*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x11 VNP VL256 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3351*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x11 VNP VL256 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3352*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x12 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3353*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x13 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3354*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x12 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3355*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x13 VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3356*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3357*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x17 VL128 V66 V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3358*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x16 VL128 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3359*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x17 VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3360*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x50 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3361*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x50 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3362*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x50 VL128 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3363*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x50 VL256 VNP V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3364*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD7 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3365*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xD7 VL256 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3366*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x20 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3367*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x20 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3368*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x20 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3369*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x20 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3370*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x21 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3371*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x21 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3372*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x21 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3373*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x21 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3374*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3375*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3376*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x22 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3377*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x22 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3378*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x23 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3379*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x23 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3380*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x23 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3381*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x23 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3382*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x24 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3383*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x24 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3384*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x24 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3385*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x24 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3386*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x25 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3387*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x25 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3388*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x25 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3389*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x25 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3390*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x30 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3391*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x30 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3392*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x30 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3393*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x30 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3394*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x31 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3395*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x31 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3396*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x31 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3397*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x31 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3398*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x32 V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3399*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x32 V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3400*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x32 V66 V0F38 VL256 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3401*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x32 V66 V0F38 VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3402*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x33 V66 V0F38 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3403*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x33 V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3404*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x33 V66 V0F38 VL256 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3405*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x33 V66 V0F38 VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3406*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x34 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3407*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x34 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3408*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x34 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3409*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x34 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3410*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x35 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3411*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x35 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3412*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x35 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3413*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x35 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3414*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x14 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3415*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x14 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3416*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x15 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3417*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x15 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3418*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC5 VL128 V66 V0F NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3419*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A mode64 rexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3420*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A mode64 rexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3421*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A mode64 norexw_prefix NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3422*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A mode64 norexw_prefix NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3423*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A not64 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3424*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x16 VL128 V66 V0F3A not64 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3425*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x20 VL128 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3426*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x20 VL128 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3427*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xC4 VL128 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3428*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xC4 VL128 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3429*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A mode64 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3430*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A mode64 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3431*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3432*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3433*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A mode64 rexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3434*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x22 VL128 V66 V0F3A mode64 rexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3435*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3436*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3437*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR mode64 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3438*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR mode64 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3439*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR mode64 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3440*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x61 VL128 V66 V0F3A NOVSR mode64 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3441*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3442*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3443*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR mode64 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3444*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR mode64 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3445*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR mode64 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3446*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x63 VL128 V66 V0F3A NOVSR mode64 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3447*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR not64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3448*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR not64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3449*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR mode64 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3450*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR mode64 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3451*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR mode64 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3452*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x60 VL128 V66 V0F3A NOVSR mode64 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3453*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x62 VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3454*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x62 VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3455*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF7 V0F V66 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3456*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAE VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=3457*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAE VL128 VNP V0F NOVSR MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=3458*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x4C VL128 V66 V0F3A norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3459*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4C VL128 V66 V0F3A norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3460*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x4C VL256 V66 V0F3A norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3461*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4C VL256 V66 V0F3A norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3462*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x4B V66 V0F3A VL128 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3463*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4B V66 V0F3A VL128 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3464*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x4B V66 V0F3A VL256 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3465*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4B V66 V0F3A VL256 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3466*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x4A V66 V0F3A VL128 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3467*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4A V66 V0F3A VL128 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3468*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x4A V66 V0F3A VL256 norexw_prefix MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() SE_IMM8()
|
|
inum=3469*/ xed3_capture_chain_MODRM_SE_IMM8,
|
|
/*
|
|
VV1 0x4A V66 V0F3A VL256 norexw_prefix MOD[0b11] MOD=3 REG[rrr] RM[nnn] SE_IMM8()
|
|
inum=3470*/ xed3_capture_chain_SE_IMM8,
|
|
/*
|
|
VV1 0x2A V66 V0F38 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3471*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2A V66 V0F38 VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3472*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE7 V66 V0F VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3473*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xE7 V66 V0F VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3474*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B V66 V0F VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3475*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B V66 V0F VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3476*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B VNP V0F VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3477*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x2B VNP V0F VL256 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3478*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDF VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3479*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xDF VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3480*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xDC V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128
|
|
inum=3481*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128
|
|
inum=3482*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDC V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256
|
|
inum=3483*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256
|
|
inum=3484*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDD V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128
|
|
inum=3485*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128
|
|
inum=3486*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDD V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256
|
|
inum=3487*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256
|
|
inum=3488*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDE V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128
|
|
inum=3489*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128
|
|
inum=3490*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDE V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256
|
|
inum=3491*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256
|
|
inum=3492*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDF V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128
|
|
inum=3493*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128
|
|
inum=3494*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDF V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256
|
|
inum=3495*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256
|
|
inum=3496*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xDB VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3497*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xDB VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3498*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x44 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 UIMM8()
|
|
inum=3499*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x44 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 UIMM8()
|
|
inum=3500*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x44 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 UIMM8()
|
|
inum=3501*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x44 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 UIMM8()
|
|
inum=3502*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x13 VL128 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() W0
|
|
inum=3503*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x13 VL128 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] W0
|
|
inum=3504*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x13 VL256 V66 V0F38 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() W0
|
|
inum=3505*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x13 VL256 V66 V0F38 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] W0
|
|
inum=3506*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x1D VL128 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8() W0
|
|
inum=3507*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x1D VL128 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8() W0
|
|
inum=3508*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x1D VL256 V66 V0F3A NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8() W0
|
|
inum=3509*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x1D VL256 V66 V0F3A NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8() W0
|
|
inum=3510*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x98 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3511*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x98 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3512*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3513*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x98 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3514*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3515*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x98 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3516*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3517*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x98 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3518*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x99 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3519*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x99 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3520*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x99 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3521*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x99 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3522*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA8 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3523*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA8 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3524*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA8 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3525*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA8 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3526*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA8 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3527*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA8 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3528*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA8 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3529*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA8 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3530*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA9 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3531*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA9 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3532*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA9 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3533*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA9 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3534*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB8 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3535*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB8 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3536*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB8 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3537*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB8 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3538*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB8 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3539*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB8 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3540*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB8 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3541*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB8 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3542*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB9 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3543*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB9 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3544*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB9 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3545*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB9 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3546*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x96 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3547*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x96 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3548*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x96 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3549*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x96 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3550*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA6 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3551*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA6 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3552*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA6 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3553*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA6 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3554*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB6 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3555*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB6 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3556*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB6 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3557*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB6 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3558*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x96 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3559*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x96 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3560*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x96 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3561*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x96 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3562*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA6 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3563*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA6 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3564*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA6 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3565*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA6 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3566*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB6 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3567*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB6 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3568*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB6 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3569*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB6 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3570*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x97 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3571*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x97 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3572*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x97 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3573*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x97 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3574*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA7 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3575*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA7 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3576*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA7 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3577*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA7 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3578*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB7 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3579*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB7 VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3580*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB7 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3581*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB7 VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3582*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x97 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3583*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x97 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3584*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x97 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3585*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x97 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3586*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA7 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3587*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA7 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3588*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xA7 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3589*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xA7 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3590*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB7 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3591*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB7 VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3592*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xB7 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3593*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xB7 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3594*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9A VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3595*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9A VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3596*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9A VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3597*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9A VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3598*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9A VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3599*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9A VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3600*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9A VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3601*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9A VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3602*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9B V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3603*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9B V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3604*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9B V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3605*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9B V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3606*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAA VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3607*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAA VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3608*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAA VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3609*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAA VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3610*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAA VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3611*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAA VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3612*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAA VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3613*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAA VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3614*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAB V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3615*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAB V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3616*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAB V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3617*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAB V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3618*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBA VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3619*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBA VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3620*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBA VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3621*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBA VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3622*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBA VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3623*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBA VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3624*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBA VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3625*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBA VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3626*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBB V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3627*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBB V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3628*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBB V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3629*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBB V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3630*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9C VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3631*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9C VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3632*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9C VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3633*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9C VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3634*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9C VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3635*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9C VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3636*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9C VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3637*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9C VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3638*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9D V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3639*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9D V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3640*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9D V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3641*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9D V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3642*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAC VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3643*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAC VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3644*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAC VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3645*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAC VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3646*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAC VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3647*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAC VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3648*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAC VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3649*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAC VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3650*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAD V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3651*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAD V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3652*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAD V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3653*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAD V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3654*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBC VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3655*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBC VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3656*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBC VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3657*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBC VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3658*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBC VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3659*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBC VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3660*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBC VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3661*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBC VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3662*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBD V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3663*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBD V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3664*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBD V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3665*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBD V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3666*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9E VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3667*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9E VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3668*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9E VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3669*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9E VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3670*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9E VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3671*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9E VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3672*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9E VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3673*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9E VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3674*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9F V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3675*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9F V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3676*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x9F V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3677*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x9F V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3678*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAE VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3679*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAE VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3680*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAE VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3681*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAE VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3682*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAE VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3683*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAE VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3684*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAE VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3685*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAE VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3686*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAF V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3687*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAF V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3688*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xAF V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3689*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xAF V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3690*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBE VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3691*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBE VL128 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3692*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBE VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3693*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBE VL256 V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3694*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBE VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3695*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBE VL128 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3696*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBE VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3697*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBE VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3698*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBF V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3699*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBF V66 V0F38 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3700*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xBF V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3701*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xBF V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3702*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x92 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3703*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x92 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3704*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x92 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3705*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x92 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3706*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x93 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3707*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x93 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3708*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x93 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3709*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x93 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3710*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x90 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3711*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x90 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3712*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x90 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3713*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x90 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3714*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x91 VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3715*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x91 VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3716*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x91 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_YMM() eanot16
|
|
inum=3717*/ xed3_capture_chain_VMODRM_YMM,
|
|
/*
|
|
VV1 0x91 VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] RM=4 VMODRM_XMM() eanot16
|
|
inum=3718*/ xed3_capture_chain_VMODRM_XMM,
|
|
/*
|
|
VV1 0x38 VL256 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3719*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x38 VL256 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3720*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x39 VL256 V66 V0F3A W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3721*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x39 VL256 V66 V0F3A W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3722*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x8C VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3723*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8C VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3724*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8E VL128 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3725*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8E VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3726*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8C VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3727*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8C VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3728*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8E VL128 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3729*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x8E VL256 V66 V0F38 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3730*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x46 VL256 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3731*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x46 VL256 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3732*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x00 VL256 V0F3A V66 W1 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3733*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x00 VL256 V0F3A V66 W1 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3734*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x01 VL256 V0F3A V66 W1 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3735*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x01 VL256 V0F3A V66 W1 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3736*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x36 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3737*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x36 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3738*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x16 VL256 V66 V0F38 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3739*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x16 VL256 V66 V0F38 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3740*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x02 VL128 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3741*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x02 VL128 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3742*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x02 VL256 V66 V0F3A W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3743*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x02 VL256 V66 V0F3A W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3744*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x78 VL128 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3745*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x78 VL128 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3746*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x78 VL256 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3747*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x78 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3748*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x79 VL128 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3749*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x79 VL128 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3750*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x79 VL256 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3751*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x79 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3752*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VL128 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3753*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VL128 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3754*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x58 VL256 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3755*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x58 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3756*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL128 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3757*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL128 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3758*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x59 VL256 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3759*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x59 VL256 V66 V0F38 W0 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3760*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5A VL256 V66 V0F38 W0 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3761*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x47 VL128 V0F38 V66 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3762*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x47 VL128 V0F38 V66 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3763*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 VL256 V0F38 V66 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3764*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x47 VL256 V0F38 V66 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3765*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 VL128 V0F38 V66 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3766*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x47 VL128 V0F38 V66 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3767*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 VL256 V0F38 V66 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3768*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x47 VL256 V0F38 V66 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3769*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VL128 V0F38 V66 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3770*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x45 VL128 V0F38 V66 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3771*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VL256 V0F38 V66 W0 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3772*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x45 VL256 V0F38 V66 W0 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3773*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VL128 V0F38 V66 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3774*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x45 VL128 V0F38 V66 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3775*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VL256 V0F38 V66 W1 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3776*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x45 VL256 V0F38 V66 W1 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3777*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 V0F38 V66 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3778*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x46 V0F38 V66 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3779*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 V0F38 V66 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3780*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x46 V0F38 V66 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3781*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3782*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3783*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3784*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3785*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3786*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF2 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3787*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3788*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3789*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3790*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3791*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3792*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VF3 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3793*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3794*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3795*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3796*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3797*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3798*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF2 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3799*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=3800*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=3801*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=3802*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=3803*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM()
|
|
inum=3804*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[0b001] RM[nnn]
|
|
inum=3805*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=3806*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=3807*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=3808*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=3809*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM()
|
|
inum=3810*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[0b010] RM[nnn]
|
|
inum=3811*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=3812*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=3813*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=3814*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=3815*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[0b011] RM[nnn] MODRM()
|
|
inum=3816*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF3 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[0b011] RM[nnn]
|
|
inum=3817*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3818*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3819*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3820*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3821*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3822*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF5 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3823*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3824*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3825*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3826*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3827*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3828*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VNP W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3829*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3830*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3831*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3832*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3833*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3834*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 V66 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3835*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3836*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3837*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3838*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3839*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3840*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF3 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3841*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3842*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3843*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3844*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3845*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3846*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF7 V0F38 VF2 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3847*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 not64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3848*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 W0 mode64 VL128 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3849*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 not64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3850*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 W0 mode64 VL128 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3851*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 W1 VL128 mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn]
|
|
inum=3852*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xF6 VF2 V0F38 W1 VL128 mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM()
|
|
inum=3853*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A not64 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3854*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A W0 mode64 VL128 NOVSR MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3855*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A not64 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3856*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A W0 mode64 VL128 NOVSR MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3857*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A W1 VL128 NOVSR mode64 MOD[0b11] MOD=3 REG[rrr] RM[nnn] UIMM8()
|
|
inum=3858*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xF0 VF2 V0F3A W1 VL128 NOVSR mode64 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() UIMM8()
|
|
inum=3859*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0x42 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3860*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x41 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3861*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3862*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOVSR
|
|
inum=3863*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x91 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOVSR
|
|
inum=3864*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x92 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3865*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x93 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3866*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x44 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3867*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3868*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3869*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x32 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR UIMM8()
|
|
inum=3870*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x30 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR UIMM8()
|
|
inum=3871*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x4B V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3872*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3873*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3874*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4A V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3875*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4A V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3876*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4A VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3877*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4A VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3878*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x41 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3879*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x41 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3880*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x42 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3881*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x42 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3882*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x42 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3883*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x41 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3884*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3885*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOVSR
|
|
inum=3886*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x91 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOVSR
|
|
inum=3887*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x92 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3888*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x93 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3889*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3890*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOVSR
|
|
inum=3891*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x91 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOVSR
|
|
inum=3892*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x92 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64 NOVSR
|
|
inum=3893*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x92 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 not64 NOVSR
|
|
inum=3894*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x93 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64 NOVSR
|
|
inum=3895*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x93 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 not64 NOVSR
|
|
inum=3896*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3897*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x90 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOVSR
|
|
inum=3898*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x91 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOVSR
|
|
inum=3899*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x92 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 mode64 NOVSR
|
|
inum=3900*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x93 VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 mode64 NOVSR
|
|
inum=3901*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x44 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3902*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x44 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3903*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x44 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3904*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3905*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3906*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x45 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3907*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3908*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3909*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x98 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3910*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x32 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR UIMM8()
|
|
inum=3911*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x33 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR UIMM8()
|
|
inum=3912*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x33 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR UIMM8()
|
|
inum=3913*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x30 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR UIMM8()
|
|
inum=3914*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x31 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR UIMM8()
|
|
inum=3915*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x31 V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR UIMM8()
|
|
inum=3916*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0x99 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3917*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x99 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3918*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x99 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 NOVSR
|
|
inum=3919*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x99 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 NOVSR
|
|
inum=3920*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4B VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3921*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4B VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3922*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3923*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3924*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x46 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3925*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3926*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 V66 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3927*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x47 VNP V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1
|
|
inum=3928*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xCF V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=3929*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xCF V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8()
|
|
inum=3930*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xCF V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=3931*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xCF V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8()
|
|
inum=3932*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xCE V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=3933*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xCE V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8()
|
|
inum=3934*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xCE V66 V0F3A MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=3935*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
VV1 0xCE V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8()
|
|
inum=3936*/ xed3_capture_chain_MODRM_UIMM8,
|
|
/*
|
|
VV1 0xCF V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3937*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xCF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3938*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0xCF V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3939*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0xCF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3940*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x50 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3941*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x50 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3942*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x50 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3943*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x50 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3944*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3945*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3946*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x51 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3947*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x51 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3948*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x52 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3949*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x52 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3950*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x52 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3951*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x52 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3952*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x53 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3953*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x53 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0
|
|
inum=3954*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x53 V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3955*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x53 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0
|
|
inum=3956*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x49 VNP V0F38 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL128 W0 mode64 NOVSR
|
|
inum=3957*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x49 V66 V0F38 MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL128 W0 mode64 NOVSR
|
|
inum=3958*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x5C VF3 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64
|
|
inum=3959*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VF2 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64
|
|
inum=3960*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VF3 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64
|
|
inum=3961*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E V66 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64
|
|
inum=3962*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x5E VNP V0F38 MOD[0b11] MOD=3 REG[rrr] RM[nnn] VL128 W0 mode64
|
|
inum=3963*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4B VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] MODRM() VL128 W0 mode64 NOVSR
|
|
inum=3964*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x4B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] MODRM() VL128 W0 mode64 NOVSR
|
|
inum=3965*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x49 VNP V0F38 MOD[0b11] MOD=3 REG[0b000] RM[0b000] VL128 W0 mode64 NOVSR
|
|
inum=3966*/ xed3_capture_nt_nop,
|
|
/*
|
|
VV1 0x4B VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] MODRM() VL128 W0 mode64 NOVSR
|
|
inum=3967*/ xed3_capture_chain_MODRM,
|
|
/*
|
|
VV1 0x49 VF2 V0F38 MOD[0b11] MOD=3 REG[rrr] RM[0b000] VL128 W0 mode64 NOVSR
|
|
inum=3968*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3969*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3970*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3971*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3972*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=3973*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x50 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3974*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3975*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3976*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3977*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3978*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=3979*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3980*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3981*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3982*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3983*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3984*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=3985*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3986*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3987*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3988*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3989*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3990*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=3991*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x53 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3992*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=3993*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3994*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=3995*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3996*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=3997*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=3998*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=3999*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4000*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4001*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4002*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4003*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4004*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4005*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4006*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4007*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4008*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4009*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x52 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4010*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4011*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4012*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4013*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4014*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4015*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xC8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4016*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b001] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4017*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b001] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4018*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b001] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4019*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b001] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4020*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4021*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4022*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4023*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4024*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4025*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4026*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4027*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4028*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4029*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xCA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4030*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4031*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1
|
|
inum=4032*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4033*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4034*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4035*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0xCB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4036*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4037*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4038*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4039*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4040*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4041*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xCC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4042*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4043*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1
|
|
inum=4044*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4045*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4046*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4047*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0xCD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4048*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b101] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4049*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b101] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4050*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b101] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4051*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b101] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4052*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4053*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC6 V66 V0F38 MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4054*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 VL512 W1 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4055*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xC7 V66 V0F38 MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 VL512 W0 RM=4 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4056*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x9A VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4057*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0x9B VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4058*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0xAA VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4059*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0xAB VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4060*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0x52 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() BCRC=0 VL512 W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4061*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0x53 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() BCRC=0 VL512 W0 ESIZE_32_BITS() NELEM_TUPLE1_4X()
|
|
inum=4062*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1_4X,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4063*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4064*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4065*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4066*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4067*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4068*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4069*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4070*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4071*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4072*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4073*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4074*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4075*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4076*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4077*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4078*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4079*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4080*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4081*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4082*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4083*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4084*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4085*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4086*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4087*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4088*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4089*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4090*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4091*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x58 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4092*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4093*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4094*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=4095*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4096*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=4097*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4098*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=4099*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4100*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=4101*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4102*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=4103*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4104*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=4105*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x03 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4106*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4107*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4108*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4109*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4110*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4111*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4112*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4113*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4114*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4115*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4116*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4117*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4118*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4119*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x1A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4120*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x1B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4121*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x5A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4122*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x5A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4123*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x5B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4124*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE1()
|
|
inum=4125*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4126*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE1()
|
|
inum=4127*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4128*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=4129*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4130*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=4131*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4132*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=4133*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x18 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4134*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 UIMM8()
|
|
inum=4135*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 ZEROING=0 UIMM8()
|
|
inum=4136*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4137*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 UIMM8()
|
|
inum=4138*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4139*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 UIMM8()
|
|
inum=4140*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4141*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=4142*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 ZEROING=0 UIMM8()
|
|
inum=4143*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4144*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=4145*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4146*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=4147*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4148*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 ZEROING=0 UIMM8()
|
|
inum=4149*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 ZEROING=0 UIMM8()
|
|
inum=4150*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4151*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xC2 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 ZEROING=0 UIMM8()
|
|
inum=4152*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 ZEROING=0 UIMM8()
|
|
inum=4153*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4154*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4155*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2F V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=4156*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR() FIX_ROUND_LEN128()
|
|
inum=4157*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2F VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4158*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2F VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=4159*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2F VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_SCALAR() FIX_ROUND_LEN128()
|
|
inum=4160*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4161*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4162*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4163*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4164*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4165*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4166*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4167*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4168*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4169*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4170*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4171*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4172*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4173*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] W0 NOEVSR FIX_ROUND_LEN512()
|
|
inum=4174*/ xed3_capture_chain_FIX_ROUND_LEN512,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4175*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4176*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4177*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4178*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4179*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4180*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=4181*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4182*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4183*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4184*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4185*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4186*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4187*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=4188*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4189*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4190*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4191*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4192*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4193*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4194*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=4195*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4196*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4197*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4198*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4199*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4200*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4201*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=4202*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4203*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4204*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4205*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4206*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4207*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4208*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4209*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4210*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4211*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4212*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4213*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4214*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4215*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=4216*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4217*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4218*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4219*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4220*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4221*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4222*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4223*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4224*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4225*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4226*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4227*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4228*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=4229*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=4230*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4231*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=4232*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4233*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=4234*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1D V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=4235*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4236*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=4237*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4238*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4239*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4240*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4241*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4242*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4243*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4244*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4245*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4246*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() FIX_ROUND_LEN128()
|
|
inum=4247*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4248*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4249*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4250*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4251*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4252*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4253*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4254*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4255*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4256*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4257*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4258*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() FIX_ROUND_LEN128()
|
|
inum=4259*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4260*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4261*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4262*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4263*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4264*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W0 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4265*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() not64 ZEROING=0 MASK=0 BCRC=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4266*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() mode64 W0 ZEROING=0 MASK=0 BCRC=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4267*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 BCRC=0 FIX_ROUND_LEN128()
|
|
inum=4268*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 BCRC=1 FIX_ROUND_LEN128() AVX512_ROUND()
|
|
inum=4269*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() mode64 W1 ZEROING=0 MASK=0 BCRC=0 ESIZE_64_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4270*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4271*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4272*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 ZEROING=0 MASK=0
|
|
inum=4273*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 ZEROING=0 MASK=0
|
|
inum=4274*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4275*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4276*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4277*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 ZEROING=0 MASK=0
|
|
inum=4278*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4279*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4280*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4281*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4282*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4283*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4284*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4285*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4286*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() FIX_ROUND_LEN128()
|
|
inum=4287*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4288*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4289*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4290*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4291*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4292*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4293*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4294*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4295*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() FIX_ROUND_LEN128()
|
|
inum=4296*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4297*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4298*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4299*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4300*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4301*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4302*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4303*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4304*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4305*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4306*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4307*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4308*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4309*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4310*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4311*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4312*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4313*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4314*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4315*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4316*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4317*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4318*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4319*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4320*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4321*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4322*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4323*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4324*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4325*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4326*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4327*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4328*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4329*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4330*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4331*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4332*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() FIX_ROUND_LEN128()
|
|
inum=4333*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4334*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4335*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4336*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4337*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4338*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4339*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4340*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4341*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() FIX_ROUND_LEN128()
|
|
inum=4342*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4343*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4344*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4345*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_LDOP_Q() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4346*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_LDOP_Q_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4347*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4348*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4349*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4350*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() FIX_ROUND_LEN128()
|
|
inum=4351*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4352*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4353*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4354*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4355*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4356*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4357*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4358*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W0 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4359*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() FIX_ROUND_LEN128()
|
|
inum=4360*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4361*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4362*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() mode64 W1 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=4363*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE FIX_ROUND_LEN128()
|
|
inum=4364*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_LDOP_D_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4365*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] W0 NOEVSR FIX_ROUND_LEN512()
|
|
inum=4366*/ xed3_capture_chain_FIX_ROUND_LEN512,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4367*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4368*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4369*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4370*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=4371*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4372*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=4373*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4374*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4375*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4376*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4377*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4378*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] not64 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4379*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W0 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4380*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() not64 ZEROING=0 MASK=0 BCRC=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4381*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() mode64 W0 ZEROING=0 MASK=0 BCRC=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4382*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 BCRC=0 FIX_ROUND_LEN128()
|
|
inum=4383*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[0b11] MOD=3 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 BCRC=1 FIX_ROUND_LEN128() AVX512_ROUND()
|
|
inum=4384*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() mode64 W1 ZEROING=0 MASK=0 BCRC=0 ESIZE_64_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4385*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] not64 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4386*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W0 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4387*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 ZEROING=0 MASK=0
|
|
inum=4388*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W0 ZEROING=0 MASK=0
|
|
inum=4389*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() not64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4390*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4391*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] mode64 W1 ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=4392*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() mode64 W1 ZEROING=0 MASK=0
|
|
inum=4393*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() mode64 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_READER() FIX_ROUND_LEN128()
|
|
inum=4394*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_READER_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4395*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4396*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4397*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4398*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4399*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4400*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4401*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4402*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4403*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4404*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4405*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4406*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4407*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4408*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4409*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4410*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4411*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5E VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4412*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4413*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4414*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4415*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4416*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4417*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4418*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4419*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4420*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4421*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4422*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4423*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4424*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4425*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x88 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4426*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=4427*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4428*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=4429*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4430*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x1B V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=4431*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4432*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=4433*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4434*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=4435*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4436*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x3B V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=4437*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4438*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x17 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=4439*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x17 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=4440*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=4441*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 UIMM8()
|
|
inum=4442*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4443*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=4444*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4445*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=4446*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4447*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=4448*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 UIMM8()
|
|
inum=4449*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4450*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=4451*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4452*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=4453*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x54 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4454*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 UIMM8()
|
|
inum=4455*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 UIMM8()
|
|
inum=4456*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4457*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 UIMM8()
|
|
inum=4458*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=4459*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x55 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4460*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4461*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4462*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4463*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4464*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4465*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4466*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4467*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4468*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4469*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4470*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4471*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4472*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4473*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4474*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4475*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4476*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4477*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4478*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4479*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x99 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4480*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4481*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4482*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4483*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4484*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4485*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4486*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4487*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4488*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4489*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4490*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4491*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4492*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4493*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4494*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4495*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4496*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4497*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4498*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4499*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA9 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4500*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4501*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4502*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4503*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4504*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4505*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4506*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4507*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4508*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4509*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4510*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4511*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4512*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4513*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4514*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4515*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4516*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4517*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4518*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4519*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB9 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4520*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4521*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4522*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4523*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4524*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4525*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4526*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4527*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4528*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4529*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4530*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4531*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4532*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4533*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4534*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4535*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4536*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4537*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4538*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4539*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4540*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4541*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4542*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4543*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4544*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4545*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4546*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4547*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4548*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4549*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4550*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4551*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4552*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4553*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4554*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4555*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4556*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4557*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4558*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4559*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4560*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4561*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4562*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4563*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4564*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4565*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4566*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4567*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4568*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4569*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4570*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4571*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4572*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4573*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4574*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4575*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4576*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4577*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4578*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4579*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4580*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4581*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4582*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4583*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4584*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4585*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4586*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4587*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4588*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4589*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4590*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4591*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4592*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4593*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4594*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4595*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4596*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4597*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4598*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4599*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4600*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4601*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4602*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4603*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4604*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4605*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4606*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4607*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4608*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4609*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4610*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4611*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4612*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4613*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4614*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4615*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4616*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4617*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4618*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4619*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4620*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4621*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBB V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4622*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4623*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4624*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4625*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4626*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4627*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4628*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4629*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4630*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4631*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4632*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4633*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4634*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4635*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4636*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4637*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4638*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4639*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4640*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4641*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4642*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4643*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4644*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4645*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4646*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4647*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4648*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4649*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4650*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4651*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4652*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4653*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4654*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4655*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4656*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4657*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4658*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4659*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4660*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4661*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4662*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4663*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4664*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4665*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4666*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4667*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4668*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4669*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4670*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4671*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4672*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4673*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4674*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4675*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4676*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4677*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4678*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4679*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4680*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4681*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4682*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4683*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4684*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4685*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4686*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4687*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4688*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4689*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4690*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4691*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4692*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4693*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4694*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4695*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4696*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4697*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4698*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4699*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4700*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4701*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4702*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4703*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4704*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4705*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4706*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4707*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4708*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4709*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4710*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4711*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4712*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4713*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4714*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4715*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4716*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4717*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4718*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4719*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4720*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4721*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4722*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4723*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4724*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4725*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4726*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4727*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4728*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4729*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4730*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4731*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4732*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4733*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4734*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4735*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4736*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4737*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4738*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4739*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4740*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4741*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4742*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4743*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4744*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4745*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4746*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4747*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4748*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4749*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4750*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4751*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4752*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4753*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4754*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4755*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4756*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4757*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4758*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4759*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4760*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4761*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4762*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4763*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4764*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4765*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=4766*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4767*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4768*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4769*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4770*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4771*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4772*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=4773*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4774*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4775*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4776*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4777*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4778*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4779*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=4780*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4781*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4782*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=4783*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4784*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4785*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4786*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4787*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4788*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4789*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x92 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4790*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4791*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4792*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=4793*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4794*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4795*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x93 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=4796*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4797*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=4798*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4799*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4800*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4801*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4802*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4803*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4804*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=4805*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4806*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4807*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4808*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4809*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4810*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4811*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1
|
|
inum=4812*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4813*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4814*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4815*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x43 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4816*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=4817*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR UIMM8()
|
|
inum=4818*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4819*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR UIMM8()
|
|
inum=4820*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4821*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=4822*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4823*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=4824*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=4825*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4826*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=4827*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4828*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=4829*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4830*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 UIMM8()
|
|
inum=4831*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 UIMM8()
|
|
inum=4832*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4833*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 UIMM8()
|
|
inum=4834*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=4835*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x27 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4836*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=4837*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4838*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=4839*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4840*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x1A V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=4841*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4842*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=4843*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4844*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=4845*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE4()
|
|
inum=4846*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x3A V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=4847*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE4()
|
|
inum=4848*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE4,
|
|
/*
|
|
EVV 0x21 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 MASK=0 UIMM8()
|
|
inum=4849*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x21 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=4850*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4851*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1
|
|
inum=4852*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4853*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4854*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4855*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4856*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4857*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4858*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0
|
|
inum=4859*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4860*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4861*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4862*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4863*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4864*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4865*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1
|
|
inum=4866*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4867*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4868*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4869*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4870*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=4871*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1
|
|
inum=4872*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4873*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=4874*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4875*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=4876*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=4877*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=4878*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0
|
|
inum=4879*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4880*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=4881*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4882*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=4883*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=4884*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=4885*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1
|
|
inum=4886*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5D VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4887*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5D VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=4888*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=4889*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5D VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=4890*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4891*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4892*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4893*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4894*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4895*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4896*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4897*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4898*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4899*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4900*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4901*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4902*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4903*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4904*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4905*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4906*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4907*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4908*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4909*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4910*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4911*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4912*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4913*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4914*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4915*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=4916*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=4917*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=4918*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 not64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4919*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=4920*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 not64 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=4921*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=4922*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4923*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_MOVDDUP()
|
|
inum=4924*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MOVDDUP,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4925*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_MOVDDUP()
|
|
inum=4926*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MOVDDUP,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4927*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_MOVDDUP()
|
|
inum=4928*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MOVDDUP,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4929*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4930*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4931*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4932*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4933*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4934*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4935*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4936*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4937*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4938*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4939*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4940*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4941*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4942*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4943*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4944*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4945*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4946*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4947*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4948*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4949*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4950*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4951*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4952*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4953*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4954*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=4955*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4956*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4957*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4958*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=4959*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4960*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4961*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4962*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=4963*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4964*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4965*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4966*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=4967*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4968*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4969*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4970*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=4971*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4972*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4973*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4974*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=4975*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4976*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 MASK=0
|
|
inum=4977*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4978*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x17 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4979*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x16 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=4980*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x17 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=4981*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x16 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 MASK=0
|
|
inum=4982*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4983*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x13 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=4984*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x12 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=4985*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x13 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=4986*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0xE7 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4987*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE7 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4988*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE7 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4989*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4990*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4991*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4992*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4993*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4994*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=4995*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4996*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4997*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=4998*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0
|
|
inum=4999*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_READER()
|
|
inum=5000*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0
|
|
inum=5001*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=5002*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x7E VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=5003*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5004*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xD6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=5005*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5006*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x10 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 NOEVSR ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5007*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x11 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5008*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x10 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5009*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5010*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5011*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5012*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5013*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5014*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5015*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5016*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5017*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5018*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5019*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5020*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5021*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5022*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 NOEVSR ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5023*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x11 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5024*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x10 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5025*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5026*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5027*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5028*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5029*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5030*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5031*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5032*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5033*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5034*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5035*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5036*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5037*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=5038*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5039*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5040*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5041*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5042*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5043*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5044*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5045*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5046*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5047*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5048*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5049*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_FULLMEM()
|
|
inum=5050*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5051*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=5052*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5053*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5054*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5055*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5056*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5057*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5058*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=5059*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5060*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5061*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5062*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5063*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5064*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5065*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=5066*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5067*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x59 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5068*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=5069*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5070*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5071*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5072*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5073*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5074*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5075*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5076*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5077*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5078*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5079*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5080*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5081*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5082*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5083*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5084*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5085*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5086*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5087*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5088*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5089*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5090*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5091*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5092*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5093*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5094*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5095*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5096*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5097*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5098*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5099*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5100*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5101*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5102*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5103*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5104*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5105*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5106*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5107*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5108*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5109*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5110*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5111*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5112*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5113*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5114*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5115*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5116*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5117*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5118*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5119*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5120*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5121*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5122*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5123*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5124*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5125*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5126*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5127*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5128*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5129*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5130*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=5131*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5132*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 not64 NOEVSR
|
|
inum=5133*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 mode64 W0 NOEVSR
|
|
inum=5134*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=5135*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5136*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 not64 NOEVSR
|
|
inum=5137*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 mode64 W0 NOEVSR
|
|
inum=5138*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE1()
|
|
inum=5139*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x58 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5140*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 not64 NOEVSR
|
|
inum=5141*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 mode64 W0 NOEVSR
|
|
inum=5142*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE1()
|
|
inum=5143*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5144*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 mode64 W1 NOEVSR
|
|
inum=5145*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE1()
|
|
inum=5146*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5147*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 mode64 NOEVSR
|
|
inum=5148*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE1()
|
|
inum=5149*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE1,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5150*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 mode64 NOEVSR
|
|
inum=5151*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=5152*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5153*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=5154*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5155*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=5156*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5157*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=5158*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5159*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=5160*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5161*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=5162*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5163*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=5164*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5165*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=5166*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5167*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=5168*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5169*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=5170*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5171*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=5172*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5173*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=5174*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5175*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=5176*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5177*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=5178*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5179*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=5180*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x37 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5181*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 UIMM8()
|
|
inum=5182*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5183*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 UIMM8()
|
|
inum=5184*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5185*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 UIMM8()
|
|
inum=5186*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5187*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=5188*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5189*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=5190*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5191*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=5192*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5193*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 UIMM8()
|
|
inum=5194*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5195*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 UIMM8()
|
|
inum=5196*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5197*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 UIMM8()
|
|
inum=5198*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5199*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5200*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5201*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5202*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5203*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5204*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5205*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5206*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5207*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5208*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5209*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5210*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x8B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5211*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5212*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5213*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5214*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5215*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5216*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5217*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5218*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5219*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5220*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5221*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5222*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5223*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5224*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5225*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5226*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5227*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5228*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5229*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5230*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5231*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5232*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x77 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5233*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5234*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5235*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5236*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5237*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5238*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x76 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5239*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=5240*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5241*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5242*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5243*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR UIMM8()
|
|
inum=5244*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5245*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5246*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5247*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=5248*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x05 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5249*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5250*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5251*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=5252*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5253*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5254*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5255*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=5256*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5257*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5258*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5259*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=5260*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x04 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5261*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5262*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5263*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x01 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=5264*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x01 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5265*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5266*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5267*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x01 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=5268*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x01 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5269*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5270*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5271*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5272*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5273*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5274*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x16 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5275*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x00 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=5276*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x00 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5277*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5278*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5279*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x00 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=5280*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x00 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5281*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5282*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x36 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5283*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5284*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5285*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5286*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5287*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5288*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5289*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5290*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5291*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5292*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5293*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5294*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5295*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5296*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5297*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5298*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5299*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5300*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5301*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5302*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5303*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5304*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5305*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5306*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5307*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5308*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5309*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5310*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5311*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5312*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5313*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5314*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5315*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5316*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5317*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5318*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x89 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5319*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5320*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5321*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5322*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5323*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5324*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x90 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5325*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5326*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5327*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5328*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5329*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5330*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x91 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5331*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5332*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5333*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5334*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5335*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5336*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5337*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5338*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5339*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5340*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5341*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5342*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5343*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5344*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5345*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5346*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5347*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5348*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5349*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5350*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5351*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5352*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5353*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5354*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5355*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5356*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5357*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5358*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5359*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5360*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5361*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5362*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5363*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5364*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5365*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5366*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5367*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5368*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5369*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5370*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5371*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5372*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5373*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5374*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5375*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5376*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5377*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5378*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5379*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5380*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5381*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5382*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5383*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5384*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5385*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5386*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5387*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5388*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5389*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5390*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5391*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5392*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5393*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5394*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5395*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5396*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5397*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5398*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5399*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5400*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5401*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5402*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5403*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5404*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5405*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5406*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5407*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5408*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5409*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5410*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5411*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5412*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5413*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5414*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5415*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5416*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5417*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5418*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5419*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5420*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5421*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5422*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5423*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5424*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5425*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5426*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5427*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5428*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5429*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5430*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5431*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5432*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5433*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5434*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5435*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5436*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5437*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5438*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5439*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5440*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5441*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5442*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5443*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5444*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x21 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5445*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5446*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5447*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5448*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5449*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5450*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x22 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5451*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5452*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5453*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5454*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5455*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5456*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x25 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5457*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5458*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5459*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5460*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5461*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5462*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x23 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5463*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5464*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5465*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5466*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5467*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5468*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x24 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5469*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5470*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5471*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5472*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5473*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5474*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5475*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5476*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5477*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5478*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5479*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5480*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5481*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5482*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5483*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5484*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5485*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5486*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5487*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5488*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5489*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5490*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5491*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5492*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5493*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5494*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5495*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5496*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5497*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5498*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5499*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5500*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5501*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5502*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5503*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5504*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x31 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_QUARTERMEM()
|
|
inum=5505*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5506*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5507*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5508*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5509*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5510*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x32 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_EIGHTHMEM()
|
|
inum=5511*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_EIGHTHMEM,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5512*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5513*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5514*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5515*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5516*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x35 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALFMEM()
|
|
inum=5517*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5518*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5519*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5520*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5521*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5522*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x33 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_16_BITS() NELEM_HALFMEM()
|
|
inum=5523*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=5524*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5525*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=5526*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5527*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=5528*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x34 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_16_BITS() NELEM_QUARTERMEM()
|
|
inum=5529*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTERMEM,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5530*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5531*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5532*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5533*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5534*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5535*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5536*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5537*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5538*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5539*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5540*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5541*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5542*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5543*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5544*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5545*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5546*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5547*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5548*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5549*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5550*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5551*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5552*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5553*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5554*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5555*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5556*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5557*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5558*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5559*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5560*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5561*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5562*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5563*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5564*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5565*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5566*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5567*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5568*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5569*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b001] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5570*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b001] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5571*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5572*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5573*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5574*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5575*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5576*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5577*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5578*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5579*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5580*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5581*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5582*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5583*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5584*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5585*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5586*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5587*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5588*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5589*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5590*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5591*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5592*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5593*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b000] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5594*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b000] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5595*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5596*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5597*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5598*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5599*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5600*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5601*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5602*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5603*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5604*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5605*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5606*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5607*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5608*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5609*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5610*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5611*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5612*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA0 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5613*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5614*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5615*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5616*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5617*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5618*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA1 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5619*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=5620*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5621*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=5622*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5623*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=5624*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5625*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5626*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5627*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5628*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5629*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5630*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5631*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5632*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5633*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5634*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5635*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5636*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5637*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5638*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5639*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5640*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5641*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5642*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5643*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5644*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5645*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5646*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5647*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5648*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5649*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5650*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5651*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5652*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5653*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5654*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5655*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5656*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5657*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5658*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5659*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5660*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x47 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5661*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5662*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5663*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5664*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5665*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5666*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5667*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5668*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5669*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5670*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5671*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5672*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5673*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5674*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5675*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5676*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5677*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5678*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5679*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5680*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5681*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5682*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5683*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5684*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5685*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5686*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5687*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5688*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5689*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5690*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5691*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5692*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5693*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5694*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5695*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5696*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x46 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5697*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5698*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5699*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5700*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5701*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5702*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5703*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5704*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5705*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5706*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD2 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_32_BITS() NELEM_MEM128()
|
|
inum=5707*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5708*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5709*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5710*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5711*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5712*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5713*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5714*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5715*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5716*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5717*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5718*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_64_BITS() NELEM_MEM128()
|
|
inum=5719*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5720*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5721*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5722*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5723*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5724*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5725*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5726*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5727*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5728*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5729*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5730*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5731*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5732*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x45 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5733*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5734*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5735*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5736*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5737*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5738*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5739*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5740*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5741*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5742*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5743*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5744*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFB V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5745*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5746*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5747*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5748*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5749*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5750*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5751*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5752*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5753*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5754*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5755*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5756*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x25 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5757*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=5758*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5759*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=5760*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5761*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=5762*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5763*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=5764*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5765*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=5766*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5767*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=5768*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5769*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=5770*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5771*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=5772*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5773*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=5774*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5775*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=5776*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5777*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=5778*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5779*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=5780*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x27 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5781*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5782*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5783*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5784*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5785*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5786*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5787*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5788*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5789*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5790*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5791*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5792*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6D V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5793*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5794*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5795*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5796*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5797*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5798*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5799*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5800*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5801*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5802*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5803*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5804*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5805*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5806*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5807*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5808*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5809*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5810*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5811*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5812*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5813*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5814*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5815*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5816*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEF V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5817*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5818*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5819*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5820*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5821*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5822*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5823*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5824*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5825*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5826*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5827*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5828*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5829*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5830*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5831*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x4D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5832*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5833*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=5834*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR UIMM8()
|
|
inum=5835*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5836*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR UIMM8()
|
|
inum=5837*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5838*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=5839*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x09 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5840*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=5841*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=5842*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5843*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=5844*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5845*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=5846*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5847*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0B V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 UIMM8()
|
|
inum=5848*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x0B V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 UIMM8()
|
|
inum=5849*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x0B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5850*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x0A V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 UIMM8()
|
|
inum=5851*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x0A V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=5852*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x0A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5853*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5854*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5855*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5856*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5857*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5858*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5859*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5860*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5861*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5862*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5863*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5864*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5865*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5866*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5867*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x4F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5868*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5869*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5870*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=5871*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5872*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5873*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5874*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5875*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5876*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5877*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=5878*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5879*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5880*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5881*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5882*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5883*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5884*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=5885*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5886*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5887*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=5888*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5889*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5890*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5891*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5892*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5893*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5894*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA2 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5895*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W1 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5896*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W1 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5897*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W1 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_64_BITS() NELEM_GSCAT()
|
|
inum=5898*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_64_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL512 W0 UISA_VMODRM_ZMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5899*/ xed3_capture_chain_UISA_VMODRM_ZMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL128 W0 UISA_VMODRM_XMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5900*/ xed3_capture_chain_UISA_VMODRM_XMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0xA3 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[0b100] RM=4 BCRC=0 VL256 W0 UISA_VMODRM_YMM() eanot16 NOVSR ZEROING=0 ESIZE_32_BITS() NELEM_GSCAT()
|
|
inum=5901*/ xed3_capture_chain_UISA_VMODRM_YMM_ESIZE_32_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5902*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5903*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5904*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5905*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5906*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5907*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5908*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x23 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5909*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5910*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5911*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5912*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5913*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5914*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5915*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5916*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x43 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5917*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=5918*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5919*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=5920*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5921*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=5922*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5923*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=5924*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5925*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=5926*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5927*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=5928*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC6 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5929*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=5930*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=5931*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5932*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=5933*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5934*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=5935*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5936*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=5937*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=5938*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5939*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=5940*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5941*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=5942*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5943*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5944*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=5945*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5946*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x51 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5947*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=5948*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5949*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5950*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1
|
|
inum=5951*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5952*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5953*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5954*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5955*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5956*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5957*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=5958*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5959*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5960*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5961*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5962*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5963*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1
|
|
inum=5964*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=5965*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=5966*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5C VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0
|
|
inum=5967*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=5968*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=5969*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2E V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=5970*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2E V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=5971*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2E V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 NOEVSR ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_SCALAR() FIX_ROUND_LEN128()
|
|
inum=5972*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_SCALAR_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2E VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 NOEVSR ZEROING=0 MASK=0 FIX_ROUND_LEN128()
|
|
inum=5973*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2E VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=5974*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2E VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 NOEVSR ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_SCALAR() FIX_ROUND_LEN128()
|
|
inum=5975*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_SCALAR_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5976*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5977*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5978*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5979*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5980*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5981*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5982*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5983*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5984*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5985*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5986*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x15 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5987*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=5988*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5989*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=5990*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5991*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=5992*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=5993*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=5994*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5995*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=5996*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5997*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=5998*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x14 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=5999*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6000*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6001*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6002*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6003*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6004*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6005*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6006*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6007*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6008*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6009*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6010*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6011*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6012*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6013*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6014*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6015*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6016*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xC4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6017*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6018*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6019*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6020*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6021*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6022*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6023*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6024*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6025*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6026*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6027*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6028*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x44 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6029*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6030*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6031*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6032*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6033*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6034*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6035*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6036*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6037*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6038*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6039*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6040*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x55 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6041*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6042*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6043*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6044*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6045*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6046*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6047*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6048*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6049*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6050*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6051*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6052*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6053*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6054*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=6055*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6056*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x19 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=6057*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x1B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6058*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x1A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6059*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x1A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6060*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6061*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=6062*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6063*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=6064*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6065*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE2()
|
|
inum=6066*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x5B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6067*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x5A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6068*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x5A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6069*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6070*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6071*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6072*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6073*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6074*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=6075*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6076*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6077*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6078*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6079*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6080*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6081*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=6082*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6083*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6084*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6085*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6086*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6087*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6088*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=6089*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6090*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6091*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6092*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6093*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6094*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6095*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=6096*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6097*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6098*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6099*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6100*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6101*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6102*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] W1 NOEVSR FIX_ROUND_LEN512() AVX512_ROUND()
|
|
inum=6103*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xE6 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6104*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6105*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6106*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6107*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6108*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6109*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=6110*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6111*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6112*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6113*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6114*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6115*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6116*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=6117*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6118*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6119*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6120*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6121*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6122*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6123*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR
|
|
inum=6124*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6125*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6126*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6127*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6128*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6129*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6130*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=6131*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x7A V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6132*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6133*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6134*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6135*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6136*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6137*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=6138*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_HALF()
|
|
inum=6139*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6140*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6141*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6142*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6143*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6144*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] W1 NOEVSR FIX_ROUND_LEN512() AVX512_ROUND()
|
|
inum=6145*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7A VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6146*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6147*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6148*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6149*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6150*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6151*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=6152*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7A VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6153*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=6154*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6155*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=6156*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6157*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6158*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x42 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6159*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1B V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=6160*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6161*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=6162*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6163*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=6164*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x19 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6165*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x3B V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=6166*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3B V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6167*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=6168*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6169*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=6170*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x39 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6171*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6172*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6173*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6174*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6175*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6176*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6177*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6178*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6179*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6180*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6181*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6182*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6183*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x67 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6184*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x67 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 NOEVSR ZEROING=0 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=6185*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x67 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=6186*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x67 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 NOEVSR ZEROING=0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=6187*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x1A V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6188*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x1A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6189*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6190*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6191*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6192*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x18 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6193*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x3A V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6194*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3A V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_TUPLE8()
|
|
inum=6195*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_TUPLE8,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6196*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6197*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6198*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x38 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_TUPLE2()
|
|
inum=6199*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_TUPLE2,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6200*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6201*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6202*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6203*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6204*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6205*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6206*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6207*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6208*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6209*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6210*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6211*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6212*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6213*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6214*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6215*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6216*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6217*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6218*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6219*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6220*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6221*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6222*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7F VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6223*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6224*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6225*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6226*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6227*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6228*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6229*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6230*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6231*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6232*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6233*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6234*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6235*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=6236*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6237*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=6238*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6239*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=6240*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6241*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=6242*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6243*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=6244*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6245*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=6246*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6247*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6248*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6249*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6250*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6251*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6252*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6B V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6253*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6254*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6255*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6256*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6257*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6258*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6259*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6260*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6261*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6262*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6263*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6264*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6265*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6266*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6267*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6268*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6269*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6270*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x67 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6271*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6272*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6273*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6274*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6275*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6276*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6277*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6278*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6279*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6280*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6281*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6282*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6283*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6284*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6285*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6286*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6287*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6288*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xED V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6289*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6290*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6291*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6292*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6293*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6294*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6295*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6296*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6297*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6298*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6299*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6300*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6301*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6302*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6303*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6304*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6305*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6306*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xFD V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6307*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 UIMM8()
|
|
inum=6308*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=6309*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 UIMM8()
|
|
inum=6310*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=6311*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 UIMM8()
|
|
inum=6312*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x0F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=6313*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6314*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6315*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6316*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6317*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6318*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE0 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6319*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6320*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6321*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6322*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6323*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6324*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE3 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6325*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6326*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6327*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6328*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6329*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6330*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6331*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6332*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6333*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6334*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6335*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6336*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x66 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6337*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6338*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_8_BITS() NELEM_TUPLE1_BYTE()
|
|
inum=6339*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_TUPLE1_BYTE,
|
|
/*
|
|
EVV 0x7A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6340*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6341*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_8_BITS() NELEM_TUPLE1_BYTE()
|
|
inum=6342*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_TUPLE1_BYTE,
|
|
/*
|
|
EVV 0x7A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6343*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6344*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_8_BITS() NELEM_TUPLE1_BYTE()
|
|
inum=6345*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_TUPLE1_BYTE,
|
|
/*
|
|
EVV 0x7A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6346*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6347*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_TUPLE1_WORD()
|
|
inum=6348*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_TUPLE1_WORD,
|
|
/*
|
|
EVV 0x7B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6349*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6350*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_TUPLE1_WORD()
|
|
inum=6351*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_TUPLE1_WORD,
|
|
/*
|
|
EVV 0x7B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6352*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6353*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_TUPLE1_WORD()
|
|
inum=6354*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_TUPLE1_WORD,
|
|
/*
|
|
EVV 0x7B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6355*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=6356*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6357*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=6358*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6359*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=6360*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6361*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0
|
|
inum=6362*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6363*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0
|
|
inum=6364*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6365*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0
|
|
inum=6366*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x74 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6367*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0
|
|
inum=6368*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6369*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0
|
|
inum=6370*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6371*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0
|
|
inum=6372*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6373*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0
|
|
inum=6374*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6375*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0
|
|
inum=6376*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6377*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0
|
|
inum=6378*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x64 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6379*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0
|
|
inum=6380*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6381*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0
|
|
inum=6382*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6383*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0
|
|
inum=6384*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x65 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6385*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=6386*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6387*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=6388*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6389*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=6390*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6391*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 UIMM8()
|
|
inum=6392*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6393*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 UIMM8()
|
|
inum=6394*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6395*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 UIMM8()
|
|
inum=6396*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3E V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6397*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 UIMM8()
|
|
inum=6398*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6399*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 UIMM8()
|
|
inum=6400*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6401*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 UIMM8()
|
|
inum=6402*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x3F V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6403*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6404*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6405*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6406*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6407*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6408*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6409*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6410*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6411*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6412*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6413*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6414*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6415*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6416*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6417*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6418*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6419*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6420*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6421*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x14 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=6422*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x14 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_GPR_WRITER_STORE_BYTE()
|
|
inum=6423*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_GPR_WRITER_STORE_BYTE,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 not64 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=6424*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=6425*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 not64 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=6426*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 mode64 W0 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=6427*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=6428*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x16 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 mode64 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_64_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=6429*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x15 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0 UIMM8()
|
|
inum=6430*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x15 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ZEROING=0 MASK=0 UIMM8() ESIZE_16_BITS() NELEM_GPR_WRITER_STORE_WORD()
|
|
inum=6431*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_GPR_WRITER_STORE_WORD,
|
|
/*
|
|
EVV 0xC5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0 UIMM8() not64
|
|
inum=6432*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0 UIMM8() mode64 EVEXRR_ONE
|
|
inum=6433*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x20 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6434*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x20 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_GPR_READER_BYTE()
|
|
inum=6435*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_GPR_READER_BYTE,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 not64 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6436*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 mode64 W0 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6437*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 not64 ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=6438*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 mode64 W0 ZEROING=0 MASK=0 UIMM8() ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=6439*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 mode64 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6440*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x22 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 mode64 ZEROING=0 MASK=0 UIMM8() ESIZE_64_BITS() NELEM_GPR_READER()
|
|
inum=6441*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0xC4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6442*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 UIMM8() ESIZE_16_BITS() NELEM_GPR_READER_WORD()
|
|
inum=6443*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_GPR_READER_WORD,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6444*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6445*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6446*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6447*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6448*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x04 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6449*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6450*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6451*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6452*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6453*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6454*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6455*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6456*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6457*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6458*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6459*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6460*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3C V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6461*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6462*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6463*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6464*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6465*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6466*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6467*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6468*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6469*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6470*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6471*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6472*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6473*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6474*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6475*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6476*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6477*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6478*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3E V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6479*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6480*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6481*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6482*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6483*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6484*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6485*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6486*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6487*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6488*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6489*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6490*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xEA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6491*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6492*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6493*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6494*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6495*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6496*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDA V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6497*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6498*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6499*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6500*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6501*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6502*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x3A V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6503*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6504*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6505*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6506*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6507*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6508*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6509*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6510*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6511*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6512*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6513*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6514*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=6515*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6516*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6517*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x38 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6518*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6519*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6520*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x28 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6521*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6522*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6523*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x39 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6524*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6525*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6526*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6527*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6528*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6529*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6530*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=6531*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6532*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=6533*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6534*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=6535*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x20 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6536*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6537*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6538*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6539*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6540*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6541*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6542*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6543*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6544*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x29 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR ZEROING=0 MASK=0
|
|
inum=6545*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6546*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6547*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6548*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6549*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6550*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6551*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR
|
|
inum=6552*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6553*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR
|
|
inum=6554*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6555*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR
|
|
inum=6556*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x30 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR ESIZE_8_BITS() NELEM_HALFMEM()
|
|
inum=6557*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_HALFMEM,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6558*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6559*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6560*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6561*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6562*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x0B V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6563*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6564*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6565*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6566*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6567*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6568*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE4 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6569*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6570*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6571*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6572*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6573*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6574*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6575*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6576*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6577*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6578*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6579*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6580*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x40 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6581*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6582*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6583*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6584*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6585*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6586*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD5 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6587*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0
|
|
inum=6588*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6589*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0
|
|
inum=6590*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6591*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0
|
|
inum=6592*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF6 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6593*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6594*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6595*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6596*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6597*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6598*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x00 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6599*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR UIMM8()
|
|
inum=6600*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6601*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR UIMM8()
|
|
inum=6602*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6603*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR UIMM8()
|
|
inum=6604*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF3 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6605*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR UIMM8()
|
|
inum=6606*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6607*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 NOEVSR UIMM8()
|
|
inum=6608*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6609*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 NOEVSR UIMM8()
|
|
inum=6610*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 VF2 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6611*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b111] RM[nnn] VL128 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6612*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b111] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6613*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b111] RM[nnn] VL256 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6614*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b111] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6615*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b111] RM[nnn] VL512 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6616*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b111] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6617*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6618*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6619*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6620*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6621*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6622*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x12 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6623*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6624*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6625*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL128 UIMM8()
|
|
inum=6626*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 MODRM() VL128 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6627*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6628*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6629*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL256 UIMM8()
|
|
inum=6630*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 MODRM() VL256 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6631*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6632*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6633*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b110] RM[nnn] VL512 UIMM8()
|
|
inum=6634*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b110] RM[nnn] BCRC=0 MODRM() VL512 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6635*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6636*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6637*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6638*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6639*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6640*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x11 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6641*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6642*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6643*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL128 UIMM8()
|
|
inum=6644*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] BCRC=0 MODRM() VL128 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6645*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6646*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6647*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL256 UIMM8()
|
|
inum=6648*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] BCRC=0 MODRM() VL256 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6649*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6650*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6651*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b100] RM[nnn] VL512 UIMM8()
|
|
inum=6652*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b100] RM[nnn] BCRC=0 MODRM() VL512 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6653*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b011] RM[nnn] VL128 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6654*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b011] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6655*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b011] RM[nnn] VL256 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6656*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b011] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6657*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b011] RM[nnn] VL512 ZEROING=0 MASK=0 UIMM8()
|
|
inum=6658*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F MOD[mm] MOD!=3 REG[0b011] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 UIMM8() ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6659*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6660*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6661*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6662*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6663*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6664*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x10 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6665*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6666*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6667*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL128 UIMM8()
|
|
inum=6668*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 MODRM() VL128 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6669*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6670*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6671*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL256 UIMM8()
|
|
inum=6672*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 MODRM() VL256 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6673*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6674*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD1 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_MEM128()
|
|
inum=6675*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_MEM128,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[0b010] RM[nnn] VL512 UIMM8()
|
|
inum=6676*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F MOD[mm] MOD!=3 REG[0b010] RM[nnn] BCRC=0 MODRM() VL512 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6677*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6678*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6679*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6680*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6681*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6682*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6683*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6684*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6685*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6686*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6687*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6688*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6689*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6690*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6691*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6692*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6693*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6694*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xE9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6695*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6696*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6697*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6698*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6699*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6700*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD8 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6701*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6702*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6703*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6704*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6705*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6706*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6707*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6708*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6709*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6710*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6711*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6712*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xF9 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6713*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=6714*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6715*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=6716*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6717*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=6718*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6719*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=6720*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6721*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=6722*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6723*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=6724*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6725*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=6726*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6727*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=6728*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6729*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=6730*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6731*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0
|
|
inum=6732*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6733*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0
|
|
inum=6734*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6735*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0
|
|
inum=6736*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x26 VF3 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ZEROING=0 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6737*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6738*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6739*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6740*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6741*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6742*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6743*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6744*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6745*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6746*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6747*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6748*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x69 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6749*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6750*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6751*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6752*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6753*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6754*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x60 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6755*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128
|
|
inum=6756*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6757*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256
|
|
inum=6758*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6759*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512
|
|
inum=6760*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x61 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6761*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6762*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6763*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6764*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6765*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6766*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 UIMM8()
|
|
inum=6767*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6768*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=6769*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6770*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=6771*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6772*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6773*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 UIMM8()
|
|
inum=6774*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x50 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6775*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 UIMM8()
|
|
inum=6776*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 UIMM8()
|
|
inum=6777*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=6778*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 UIMM8()
|
|
inum=6779*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=6780*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x51 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=6781*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR UIMM8()
|
|
inum=6782*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6783*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR UIMM8()
|
|
inum=6784*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6785*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR UIMM8()
|
|
inum=6786*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W1 NOEVSR UIMM8()
|
|
inum=6787*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6788*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=6789*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6790*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=6791*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6792*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=6793*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=6794*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x56 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6795*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W1 UIMM8()
|
|
inum=6796*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 UIMM8()
|
|
inum=6797*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W1 UIMM8() ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=6798*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] W0 UIMM8()
|
|
inum=6799*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=6800*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x57 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() W0 UIMM8() ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=6801*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6802*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6803*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6804*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6805*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6806*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 V66 V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6807*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6808*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6809*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6810*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6811*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6812*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x57 VNP V0F MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6813*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6814*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6815*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6816*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6817*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6818*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB5 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6819*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6820*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6821*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6822*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6823*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6824*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB4 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6825*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6826*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6827*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6828*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6829*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6830*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6831*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6832*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6833*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6834*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6835*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6836*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x75 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6837*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6838*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6839*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6840*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6841*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6842*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6843*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6844*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6845*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6846*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6847*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6848*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x83 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6849*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6850*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6851*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6852*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6853*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6854*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6855*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6856*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6857*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6858*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6859*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6860*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x54 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6861*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0
|
|
inum=6862*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6863*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0
|
|
inum=6864*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6865*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0
|
|
inum=6866*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x8F V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ZEROING=0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6867*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6868*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6869*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6870*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6871*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ZEROING=0 ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6872*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6873*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6874*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6875*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6876*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6877*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6878*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x63 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6879*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 NOEVSR ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6880*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=6881*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 NOEVSR ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6882*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=6883*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 NOEVSR ESIZE_8_BITS() NELEM_GSCAT()
|
|
inum=6884*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=6885*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 NOEVSR ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6886*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=6887*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 NOEVSR ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6888*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=6889*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 NOEVSR ESIZE_16_BITS() NELEM_GSCAT()
|
|
inum=6890*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GSCAT,
|
|
/*
|
|
EVV 0x62 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=6891*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=6892*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6893*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=6894*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6895*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6896*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6897*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6898*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6899*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6900*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6901*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6902*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x71 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6903*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6904*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6905*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6906*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6907*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6908*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6909*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6910*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6911*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6912*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6913*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6914*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x71 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6915*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6916*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6917*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6918*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6919*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6920*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x70 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6921*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6922*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6923*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6924*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6925*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6926*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x70 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6927*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 UIMM8()
|
|
inum=6928*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6929*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 UIMM8()
|
|
inum=6930*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6931*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 UIMM8()
|
|
inum=6932*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 UIMM8() ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6933*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6934*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6935*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6936*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6937*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6938*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x73 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6939*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6940*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6941*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6942*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6943*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6944*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=6945*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6946*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6947*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6948*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6949*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6950*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x73 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6951*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1
|
|
inum=6952*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6953*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1
|
|
inum=6954*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6955*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1
|
|
inum=6956*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x72 V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6957*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6958*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6959*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6960*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6961*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6962*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x72 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W1 UIMM8() ESIZE_16_BITS() NELEM_FULLMEM()
|
|
inum=6963*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6964*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6965*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6966*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6967*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6968*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCF V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6969*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 UIMM8()
|
|
inum=6970*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6971*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 UIMM8()
|
|
inum=6972*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6973*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 UIMM8()
|
|
inum=6974*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xCE V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 UIMM8() ESIZE_64_BITS() NELEM_FULL()
|
|
inum=6975*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=6976*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6977*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=6978*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6979*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=6980*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xCF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 W0 ESIZE_8_BITS() NELEM_FULLMEM()
|
|
inum=6981*/ xed3_capture_chain_MODRM_ESIZE_8_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0
|
|
inum=6982*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6983*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0
|
|
inum=6984*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6985*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0
|
|
inum=6986*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDE V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6987*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0
|
|
inum=6988*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6989*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0
|
|
inum=6990*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6991*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0
|
|
inum=6992*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDF V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6993*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0
|
|
inum=6994*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6995*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0
|
|
inum=6996*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6997*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0
|
|
inum=6998*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDC V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=6999*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0
|
|
inum=7000*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=7001*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0
|
|
inum=7002*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=7003*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0
|
|
inum=7004*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xDD V66 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 ESIZE_128_BITS() NELEM_FULLMEM()
|
|
inum=7005*/ xed3_capture_chain_MODRM_ESIZE_128_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 ZEROING=0 MASK=0 UIMM8()
|
|
inum=7006*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 ZEROING=0 MASK=0 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=7007*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 ZEROING=0 MASK=0 UIMM8()
|
|
inum=7008*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL256 ZEROING=0 MASK=0 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=7009*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 ZEROING=0 MASK=0 UIMM8()
|
|
inum=7010*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x44 V66 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL512 ZEROING=0 MASK=0 UIMM8() ESIZE_64_BITS() NELEM_FULLMEM()
|
|
inum=7011*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_64_BITS_NELEM_FULLMEM,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 MASK=0
|
|
inum=7012*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7013*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 MASK=0
|
|
inum=7014*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7015*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 MASK=0
|
|
inum=7016*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7017*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 ZEROING=0 MASK=0
|
|
inum=7018*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7019*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 ZEROING=0 MASK=0
|
|
inum=7020*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7021*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 ZEROING=0 MASK=0
|
|
inum=7022*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x68 VF2 V0F38 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7023*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7024*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7025*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7026*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7027*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7028*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7029*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7030*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x58 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7031*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x58 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7032*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x58 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7033*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 ZEROING=0 UIMM8()
|
|
inum=7034*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7035*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 ZEROING=0 UIMM8()
|
|
inum=7036*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7037*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 ZEROING=0 UIMM8()
|
|
inum=7038*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 ZEROING=0 UIMM8()
|
|
inum=7039*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7040*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xC2 VF3 V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 ZEROING=0 UIMM8()
|
|
inum=7041*/ xed3_capture_chain_FIX_ROUND_LEN128_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF3 V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 ZEROING=0 UIMM8()
|
|
inum=7042*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0xC2 VF3 V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7043*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_UIMM8_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2F VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=7044*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2F VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=7045*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2F VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7046*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7047*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7048*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7049*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7050*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7051*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7052*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7053*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=7054*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7055*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=7056*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7057*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=7058*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=7059*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7060*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7061*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7062*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7063*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7064*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7065*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7066*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7067*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7068*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7069*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7070*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7071*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7072*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7073*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5A VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7074*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7075*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7076*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7077*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7078*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7079*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7080*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x13 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7081*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7082*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7083*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7084*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7085*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7086*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7087*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7088*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7089*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7090*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7091*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7092*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7093*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7094*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7095*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7096*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7097*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7098*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7099*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7100*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7101*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7102*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7103*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7104*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7105*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7106*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7107*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7108*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7109*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7110*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7111*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7112*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7113*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7114*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7115*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7116*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7117*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7118*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7119*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7120*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7121*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7122*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x1D V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7123*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=7124*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7125*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=7126*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7127*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=7128*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=7129*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5B VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7130*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1
|
|
inum=7131*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5A VF2 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1
|
|
inum=7132*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 ESIZE_64_BITS() NELEM_SCALAR()
|
|
inum=7133*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_64_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5A VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7134*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5A VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=7135*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5A VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7136*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7137*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7138*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7139*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7140*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7141*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7142*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7143*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7144*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7145*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x13 VNP MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7146*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x13 VNP MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=7147*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x13 VNP MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7148*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7149*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7150*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7151*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7152*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7153*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7154*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7155*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7156*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x79 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7157*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 ZEROING=0 MASK=0
|
|
inum=7158*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0 mode64 ZEROING=0 MASK=0
|
|
inum=7159*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=7160*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 ZEROING=0 MASK=0
|
|
inum=7161*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 ZEROING=0 MASK=0
|
|
inum=7162*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=7163*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 ZEROING=0 MASK=0
|
|
inum=7164*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1 mode64 ZEROING=0 MASK=0
|
|
inum=7165*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2A VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_READER()
|
|
inum=7166*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_64_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x1D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7167*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x1D VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7168*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x1D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=7169*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7170*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7171*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7172*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7173*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7174*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7175*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7176*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7177*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7178*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7179*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7180*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7181*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7182*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x7A V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7183*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7184*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7185*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7186*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7187*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7188*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7189*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_HALF()
|
|
inum=7190*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_HALF,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7191*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7192*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7193*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7194*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7195*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7196*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x78 V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_QUARTER()
|
|
inum=7197*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_QUARTER,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7198*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7199*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7200*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7201*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7202*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7203*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x7C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7204*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7205*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7206*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7207*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7208*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7209*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7210*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x7C V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7211*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7212*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7213*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7214*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7215*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7216*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7217*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7218*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7219*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2C VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7220*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7221*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7222*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7223*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7224*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() not64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7225*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7226*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7227*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W1 mode64 NOEVSR ZEROING=0 MASK=0 EVEXRR_ONE
|
|
inum=7228*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x78 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_LDOP_D() EVEXRR_ONE
|
|
inum=7229*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_GPR_WRITER_LDOP_D,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7230*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7231*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7232*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7233*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7234*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7235*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7236*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W1 NOEVSR
|
|
inum=7237*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7238*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W1 NOEVSR
|
|
inum=7239*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7240*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W1 NOEVSR
|
|
inum=7241*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W1 NOEVSR
|
|
inum=7242*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7A VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W1 NOEVSR ESIZE_64_BITS() NELEM_FULL()
|
|
inum=7243*/ xed3_capture_chain_MODRM_ESIZE_64_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 mode64 ZEROING=0 MASK=0
|
|
inum=7244*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0 mode64 ZEROING=0 MASK=0
|
|
inum=7245*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 mode64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=7246*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() not64 ZEROING=0 MASK=0
|
|
inum=7247*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() not64 ZEROING=0 MASK=0
|
|
inum=7248*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() not64 ZEROING=0 MASK=0 ESIZE_32_BITS() NELEM_GPR_READER()
|
|
inum=7249*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W1 mode64 ZEROING=0 MASK=0
|
|
inum=7250*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W1 mode64 ZEROING=0 MASK=0
|
|
inum=7251*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7B VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W1 mode64 ZEROING=0 MASK=0 ESIZE_64_BITS() NELEM_GPR_READER()
|
|
inum=7252*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_64_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7253*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7254*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7255*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7256*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7257*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7258*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7D VF2 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7259*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7260*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7261*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7262*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7263*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7264*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7265*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x7D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7266*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7267*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7268*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7269*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7270*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7271*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7272*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7273*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5E VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7274*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5E VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7275*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5E VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7276*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7277*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7278*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7279*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7280*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7281*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7282*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x56 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7283*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7284*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x57 VF2 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7285*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x57 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=7286*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7287*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7288*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7289*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7290*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7291*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7292*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xD6 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7293*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD7 VF2 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7294*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xD7 VF2 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7295*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xD7 VF2 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=7296*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7297*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7298*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7299*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7300*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7301*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7302*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x98 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7303*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x99 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7304*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x99 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7305*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x99 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7306*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7307*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7308*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7309*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7310*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7311*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7312*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7313*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA9 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7314*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xA9 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7315*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA9 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7316*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7317*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7318*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7319*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7320*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7321*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7322*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB8 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7323*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB9 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7324*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xB9 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7325*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB9 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7326*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7327*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7328*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7329*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7330*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7331*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7332*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x56 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7333*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7334*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x57 VF3 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7335*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x57 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=7336*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7337*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7338*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7339*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7340*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7341*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7342*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x96 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7343*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7344*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7345*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7346*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7347*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7348*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7349*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7350*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7351*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7352*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7353*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7354*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7355*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7356*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB6 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7357*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7358*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7359*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7360*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7361*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7362*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7363*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9A V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7364*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9B V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7365*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x9B V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7366*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9B V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7367*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7368*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7369*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7370*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7371*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7372*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7373*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7374*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAB V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7375*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xAB V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7376*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAB V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7377*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7378*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7379*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7380*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7381*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7382*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7383*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBA V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7384*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBB V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7385*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xBB V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7386*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBB V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7387*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7388*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7389*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7390*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7391*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7392*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7393*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x97 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7394*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7395*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7396*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7397*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7398*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7399*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7400*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xA7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7401*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7402*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7403*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7404*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7405*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7406*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7407*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xB7 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7408*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7409*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7410*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7411*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7412*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7413*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7414*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xD6 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_32_BITS() NELEM_FULL()
|
|
inum=7415*/ xed3_capture_chain_MODRM_ESIZE_32_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xD7 VF3 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7416*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xD7 VF3 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7417*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xD7 VF3 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_32_BITS() NELEM_SCALAR()
|
|
inum=7418*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_32_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7419*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7420*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7421*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7422*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7423*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7424*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7425*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9D V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7426*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x9D V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7427*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9D V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7428*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7429*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7430*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7431*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7432*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7433*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7434*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7435*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAD V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7436*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xAD V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7437*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAD V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7438*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7439*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7440*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7441*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7442*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7443*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7444*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBC V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7445*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBD V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7446*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xBD V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7447*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBD V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7448*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7449*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7450*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7451*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7452*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7453*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7454*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7455*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x9F V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7456*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x9F V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7457*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x9F V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7458*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7459*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7460*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7461*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7462*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7463*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7464*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7465*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xAF V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7466*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xAF V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7467*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xAF V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7468*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7469*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7470*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7471*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7472*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7473*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7474*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBE V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7475*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0xBF V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7476*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0xBF V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7477*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0xBF V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7478*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=7479*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7480*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=7481*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7482*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=7483*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x66 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7484*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x67 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 UIMM8()
|
|
inum=7485*/ xed3_capture_chain_FIX_ROUND_LEN128_UIMM8,
|
|
/*
|
|
EVV 0x67 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 UIMM8() ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7486*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_UIMM8_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7487*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7488*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7489*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7490*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7491*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR
|
|
inum=7492*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x42 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7493*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x43 V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7494*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x43 V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=7495*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x43 V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7496*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=7497*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7498*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=7499*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7500*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=7501*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=7502*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x26 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7503*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x27 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 UIMM8()
|
|
inum=7504*/ xed3_capture_chain_FIX_ROUND_LEN128_UIMM8,
|
|
/*
|
|
EVV 0x27 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=7505*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x27 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 UIMM8() ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7506*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_UIMM8_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7507*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7508*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7509*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7510*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7511*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0
|
|
inum=7512*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5F VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7513*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5F VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7514*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5F VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=7515*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5F VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7516*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7517*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7518*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7519*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7520*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7521*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0
|
|
inum=7522*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE,
|
|
/*
|
|
EVV 0x5D VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7523*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5D VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7524*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5D VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0
|
|
inum=7525*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x5D VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7526*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x10 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 NOEVSR ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7527*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x11 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7528*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x10 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7529*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x11 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7530*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x6E V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0
|
|
inum=7531*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x6E V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_READER()
|
|
inum=7532*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GPR_READER,
|
|
/*
|
|
EVV 0x7E V66 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 NOEVSR ZEROING=0 MASK=0
|
|
inum=7533*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x7E V66 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() VL128 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_GPR_WRITER_STORE()
|
|
inum=7534*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_GPR_WRITER_STORE,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7535*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7536*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7537*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7538*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7539*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7540*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7541*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x59 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7542*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x59 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7543*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x59 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7544*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7545*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7546*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7547*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7548*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7549*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7550*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4D V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7551*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x4D V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7552*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=7553*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7554*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=7555*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7556*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=7557*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=7558*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x56 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7559*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x57 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 UIMM8()
|
|
inum=7560*/ xed3_capture_chain_FIX_ROUND_LEN128_UIMM8,
|
|
/*
|
|
EVV 0x57 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=7561*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x57 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 UIMM8() ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7562*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_UIMM8_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR UIMM8()
|
|
inum=7563*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7564*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR UIMM8()
|
|
inum=7565*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7566*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR UIMM8()
|
|
inum=7567*/ xed3_capture_chain_UIMM8,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() SAE() W0 NOEVSR UIMM8()
|
|
inum=7568*/ xed3_capture_chain_FIX_ROUND_LEN512_SAE_UIMM8,
|
|
/*
|
|
EVV 0x08 VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR UIMM8() ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7569*/ xed3_capture_chain_MODRM_UIMM8_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x0A VNP V0F3A MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 UIMM8()
|
|
inum=7570*/ xed3_capture_chain_FIX_ROUND_LEN128_UIMM8,
|
|
/*
|
|
EVV 0x0A VNP V0F3A MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 UIMM8()
|
|
inum=7571*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE_UIMM8,
|
|
/*
|
|
EVV 0x0A VNP V0F3A MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 UIMM8() ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7572*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_UIMM8_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7573*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7574*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7575*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7576*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7577*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x4E V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7578*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x4F V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7579*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x4F V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7580*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7581*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7582*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7583*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7584*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7585*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7586*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2C V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7587*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x2D V66 MAP6 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7588*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2D V66 MAP6 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7589*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x2D V66 MAP6 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7590*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0 NOEVSR
|
|
inum=7591*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7592*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0 NOEVSR
|
|
inum=7593*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7594*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0 NOEVSR
|
|
inum=7595*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0 NOEVSR
|
|
inum=7596*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 NOEVSR ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7597*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x51 VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7598*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x51 VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7599*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x51 VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7600*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL128 W0
|
|
inum=7601*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL128 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7602*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL256 W0
|
|
inum=7603*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL256 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7604*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] VL512 W0
|
|
inum=7605*/ xed3_capture_nt_nop,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN512() AVX512_ROUND() W0
|
|
inum=7606*/ xed3_capture_chain_FIX_ROUND_LEN512_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] MODRM() VL512 W0 ESIZE_16_BITS() NELEM_FULL()
|
|
inum=7607*/ xed3_capture_chain_MODRM_ESIZE_16_BITS_NELEM_FULL,
|
|
/*
|
|
EVV 0x5C VF3 MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0
|
|
inum=7608*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x5C VF3 MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() AVX512_ROUND() W0
|
|
inum=7609*/ xed3_capture_chain_FIX_ROUND_LEN128_AVX512_ROUND,
|
|
/*
|
|
EVV 0x5C VF3 MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7610*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
/*
|
|
EVV 0x2E VNP MAP5 MOD[0b11] MOD=3 BCRC=0 REG[rrr] RM[nnn] FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=7611*/ xed3_capture_chain_FIX_ROUND_LEN128,
|
|
/*
|
|
EVV 0x2E VNP MAP5 MOD[0b11] MOD=3 BCRC=1 REG[rrr] RM[nnn] FIX_ROUND_LEN128() SAE() W0 NOEVSR ZEROING=0 MASK=0
|
|
inum=7612*/ xed3_capture_chain_FIX_ROUND_LEN128_SAE,
|
|
/*
|
|
EVV 0x2E VNP MAP5 MOD[mm] MOD!=3 REG[rrr] RM[nnn] BCRC=0 MODRM() FIX_ROUND_LEN128() W0 NOEVSR ZEROING=0 MASK=0 ESIZE_16_BITS() NELEM_SCALAR()
|
|
inum=7613*/ xed3_capture_chain_MODRM_FIX_ROUND_LEN128_ESIZE_16_BITS_NELEM_SCALAR,
|
|
};
|
|
#endif
|